[发明专利]终端电阻电路及其控制方法有效
| 申请号: | 201910371864.7 | 申请日: | 2019-05-06 |
| 公开(公告)号: | CN111640460B | 公开(公告)日: | 2022-07-15 |
| 发明(设计)人: | 黄胜国;余俊锜;张志伟;周格至 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
| 主分类号: | G11C11/4063 | 分类号: | G11C11/4063 |
| 代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 李子光 |
| 地址: | 中国台*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 终端 电阻 电路 及其 控制 方法 | ||
1.一种终端电阻电路,连接于一存储器模块,该终端电阻电路包括:
一第一传输线,用于在该存储器模块与一第一接垫之间传输数据;
一第一终端电阻,耦接于该第一传输线上的一第一节点;
一第二终端电阻,耦接于该第一节点;
一第一开关电路,耦接于该第一传输线,包括:
一第一开关,耦接于一第一芯片内电源节点及该第一终端电阻之间,并根据一第一控制信号而驱动;及
一第二开关,耦接于该第二终端电阻及一第一芯片内接地节点之间,并根据该第一控制信号而驱动;
一第三终端电阻,耦接于该第一传输线上的一第二节点;
一第四终端电阻,耦接于该第二节点;
一第二开关电路,耦接于该第一传输线,包括:
一第三开关,耦接于一第二芯片内电源节点及该第三终端电阻之间,并根据一第二控制信号而驱动;及
一第四开关,耦接于该第四终端电阻及一第二芯片内接地节点之间,并根据该第二控制信号而驱动;以及
一终端电阻控制逻辑,被配置为将耦接于该第一传输线的该第一开关电路和该第二开关电路分成不同的组,并输出该第一控制信号及该第二控制信号,以控制耦接于该第一传输线的该第一开关电路及该第二开关电路分别根据不同的组在不同时间点分时导通。
2.根据权利要求1所述的终端电阻电路,其中该第一芯片内电源节点连接于该第二芯片内电源节点,并且该第一芯片内接地节点连接于该第二芯片内接地节点。
3.根据权利要求1所述的终端电阻电路,还包括:
一第五电阻,耦接于该第一传输线上的一第三节点;
一第六电阻,耦接于该第三节点;
一第三开关电路,包括:
一第五开关,耦接于一第三芯片内电源节点及该第五电阻之间,并根据一第三控制信号而驱动;及
一第六开关,耦接于该第六电阻及一第三芯片内接地节点之间,并根据该第三控制信号而驱动;
一第七电阻,耦接于该第一传输线上的一第四节点;
一第八电阻,耦接于该第四节点;以及
一第四开关电路,包括:
一第七开关,耦接于一第四芯片内电源节点及该第七电阻之间,并根据一第四控制信号而驱动;及
一第八开关,耦接于该第八电阻及一第四芯片内接地节点之间,并根据该第四控制信号而驱动,
其中该终端电阻控制逻辑还被配置为输出该第三控制信号及该第四控制信号。
4.根据权利要求3所述的终端电阻电路,其中该终端电阻控制逻辑被配置为控制该第一开关电路、该第二开关电路、该第三开关电路及该第四开关电路在不同时间点导通。
5.根据权利要求3所述的终端电阻电路,其中该终端电阻控制逻辑被配置为控制该第一开关电路与该第三开关电路在相同时间点导通,并且控制该第二开关电路与该第四开关电路在相同时间点导通。
6.根据权利要求3所述的终端电阻电路,其中该第一芯片内电源节点连接于该第二芯片内电源节点、该第三芯片内电源节点及该第四芯片内电源节点,并且该第一芯片内接地节点连接于该第二芯片内接地节点、该第三芯片内接地节点及该第四芯片内接地节点。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910371864.7/1.html,转载请声明来源钻瓜专利网。





