[发明专利]用于计算振荡函数的系统和方法在审
| 申请号: | 201910340813.8 | 申请日: | 2019-04-25 |
| 公开(公告)号: | CN110399588A | 公开(公告)日: | 2019-11-01 |
| 发明(设计)人: | 克里斯蒂安·莱特·彼得森;A·马丁·马林森 | 申请(专利权)人: | 硅谷介入有限公司 |
| 主分类号: | G06F17/14 | 分类号: | G06F17/14 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 康建峰;杨林森 |
| 地址: | 加拿大不列*** | 国省代码: | 加拿大;CA |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 组合单元 傅里叶变换 加法器 实时傅里叶变换 发送 恢复输入信号 多路复用器 快速计算 时钟周期 输出信号 信号执行 振荡函数 正弦波 乘法 求和 缩放 样本 电路 改进 输出 创建 | ||
1.一种用于根据具有定义正弦波形上的点的X值和Y值的正交输入来计算具有X值和Y值的正交输出的电路,包括:
第一缩放元件,被配置成接收输入Y值并以缩放因子对所述输入Y值进行缩放;
第一加法器,被配置成接收输入X值和经缩放的Y值并将所述输入X值和所述经缩放的Y值相加,由此产生输出X值;
第二缩放元件,被配置成接收所述输出X值并以所述缩放因子对所述输出X值进行缩放;以及
第二加法器,被配置成接收所述输入Y值和经缩放的输出X值并将所述输入Y值和经缩放的输出X值相加,由此产生输出Y值,
其中,所述输出X值和所述输出Y值定义所述正弦波形上的下一个点。
2.根据权利要求1所述的电路,其中,所述第一缩放元件和所述第二缩放元件以及所述第一加法器和所述第二加法器包括模拟部件。
3.根据权利要求1所述的电路,其中,所述第一缩放元件和所述第二缩放元件以及所述第一加法器和所述第二加法器包括数字部件。
4.根据权利要求1所述的电路,其中,所述第一加法器和所述第二加法器包括具有模拟输入和数字输出的单比特Σ-Δ调制器。
5.根据权利要求1所述的电路,其中,所述正交输入是数字多比特信号。
6.根据权利要求1所述的电路,其中,所述正交输入是单个连续模拟值。
7.一种用于对信号的样本执行傅里叶变换的电路,包括:
N个组合单元的链,其中,N是要被包括在所述傅里叶变换中的正弦波的样本的数目,每个组合单元包括:
第一缩放元件,被配置成接收输入Y值并以缩放因子对所述Y值进行缩放;
第一加法器,被配置成接收输入X值和经缩放的Y值并将所述输入X值和经缩放的Y值相加,由此产生输出X值;
第二缩放元件,被配置成接收所述输出X值并以所述缩放因子对所述输出X值进行缩放;以及
第二加法器,被配置成接收所述输入Y值和经缩放的输出X值并将所述输入Y值和经缩放的输出X值相加,由此产生输出Y值;
所述链中的第一组合单元接收输入信号,并且每个后续的组合单元接收所述链中的紧接在前的组合单元的输出X值和输出Y值作为其输入;
有状态加法器,被配置成将来自组合单元的所选的输出组合相加,由此确定当前变换元素并将所述当前变换元素加到先前变换总和以确定当前变换总和;以及
输出元件,被配置成存储所述当前变换总和,并在一系列正交输入完成之后输出所述当前变换总和。
8.根据权利要求7所述的电路,其中,所述输出元件是双缓冲的。
9.根据权利要求7所述的电路,其中,所述第一缩放元件和所述第二缩放元件以及所述第一加法器和所述第二加法器包括模拟部件。
10.根据权利要求7所述的电路,其中,所述第一缩放元件和所述第二缩放元件以及所述第一加法器和所述第二加法器包括数字部件。
11.根据权利要求7所述的电路,其中,所述第一加法器和所述第二加法器包括具有模拟输入和数字输出的单比特Σ-Δ调制器ASD。
12.根据权利要求7所述的电路,其中,所述正交输入是数字多比特信号。
13.根据权利要求7所述的电路,其中,所述正交输入是单个连续模拟值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硅谷介入有限公司,未经硅谷介入有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910340813.8/1.html,转载请声明来源钻瓜专利网。





