[发明专利]一种内层干膜生产方法在审
申请号: | 201910321759.2 | 申请日: | 2019-04-22 |
公开(公告)号: | CN110035619A | 公开(公告)日: | 2019-07-19 |
发明(设计)人: | 胡波;张业勇;田伟;刘阳 | 申请(专利权)人: | 健鼎(湖北)电子有限公司 |
主分类号: | H05K3/06 | 分类号: | H05K3/06;H05K3/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 433000 湖北*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 干膜 前处理 底片 内层 曝光 压膜 解析 印刷电路板技术 蚀刻 精细线路 镭射激光 生产流程 显影参数 直接成像 曝光机 量产 去膜 显像 搭配 生产 优化 | ||
本发明公开了印刷电路板技术领域的一种内层干膜生产方法,该方法包括以下步骤:步骤一:前处理;步骤二:压膜;步骤三:曝光;步骤四:显像;步骤五:蚀刻;步骤六:去膜,本方法采用干膜流程,搭配DI镭射激光曝光机,直接成像,不需使用底片,曝光成本大幅下降,同时减少因底片变异引起的干膜解析能力降低,优化前处理、压膜、曝光、显影参数后,干膜解析能力可达到40um,可量产2/2mil线路,是目前PCB生产中精细线路的理想生产流程。
技术领域
本发明公开了一种内层干膜生产方法,具体为印刷电路板技术领域。
背景技术
由于电子技术的迅猛提升,印刷电路板(Printed Circuit Board,PCB) DDR3内存条盘踞市场主流有了相当长的年头,科技的进步使得DDR3已经无法满足客户的使用需求,随着CPU、显卡性能的逐渐攀升,DDR3内存的性能成为PC的性能瓶颈,全新的DDR4内存拥有频率更高能耗更低,性能更强的优势,DDR4内存完全有充足的理由迎来普及的曙光。但是DDR4对线路等级要求更高,线宽间距更小,加大了生产加工的难度,对干膜解析能力有更高的要求。
发明内容
本发明的目的在于提供一种内层干膜生产方法,以解决上述背景技术中提出的DDR4线路生产加工难度大,干膜解析能力较低的问题。
为实现上述目的,本发明提供如下技术方案:一种内层干膜生产方法,该方法包括以下步骤:
步骤一:前处理:对板面进行烤板和中粗化前处理;
步骤二:压膜:将步骤一中的板面通过热压轮贴上干膜;
步骤三:曝光:对步骤二中干膜进行镭射激光曝光,在曝光区域抗蚀剂中的感光起始剂吸收光子分解成游离基,游离基引发单体发生交联反应生成不溶于稀碱的空间网状大分子结构;
步骤四:显像:对步骤三中曝光后的干膜进行显像处理,感光膜中未曝光部分的活性基团与稀碱溶液发生反应生成可溶性物质而溶解下来,从而把未曝光的部分溶解下来,而曝光部分的干膜不被溶解;
步骤五:蚀刻:利用药液将步骤四中基板显影后露出来的铜蚀掉,形成内层线路图形;
步骤六:去膜:利用强碱将保护步骤五中基板铜面的抗蚀层剥掉,露出线路图形。
优选的,所述步骤一中的中粗化处理方法采用喷砂研磨法、化学处理法或机械研磨法的一种。
优选的,所述步骤三中的曝光能量为16至18step。
优选的,所述步骤四中的显像线速和压力分别为3.9至4.5m/min和0.5至 1.5kg/cm2。
优选的,所述步骤五中的蚀刻操作为真空蚀刻操作。
与现有技术相比,本发明的有益效果是:本方法采用干膜流程,搭配DI镭射激光曝光机,直接成像,不需使用底片,曝光成本大幅下降,同时减少因底片变异引起的干膜解析能力降低,优化前处理、压膜、曝光、显影参数后,干膜解析能力可达到40um,可量产2/2mil线路,是目前PCB生产中精细线路的理想生产流程。
附图说明
图1为本发明内层干膜生产方法流程图;
图2为本发明2/2线路物料示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明提供一种内层干膜生产方法,该方法包括以下步骤:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于健鼎(湖北)电子有限公司,未经健鼎(湖北)电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910321759.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种电路板表面处理工艺
- 下一篇:SES生产线