[发明专利]低功率、高性能的调节器设备、系统以及相关联的方法有效
| 申请号: | 201910030849.6 | 申请日: | 2016-05-27 |
| 公开(公告)号: | CN110032237B | 公开(公告)日: | 2021-03-30 |
| 发明(设计)人: | M·戴琳;L·缪 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G05F1/625 | 分类号: | G05F1/625 |
| 代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜;王英 |
| 地址: | 美国加*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 功率 性能 调节器 设备 系统 以及 相关 方法 | ||
1.一种用于电压调节的装置,包括:
第一阶电路,其被配置为在所述第一阶电路的接通时间期间根据低电压输入来生成高电压输出,并且在所述第一阶电路的关断时间期间被置于低功率或关断状态;以及
第二阶电路,其耦合到所述第一阶电路,所述第二阶电路被配置为在与所述第一阶电路的接通时间一致的采样时间期间接收所述高电压输出,并且基于接收到的高电压输出来输出已调节信号,
其中,所述第一阶电路包括:
第一运算放大器(op-amp),其具有第一同相输入端、第一反相输入端以及第一输出端,其中,所述第一运算放大器被启用以在所述接通时间期间根据所述低电压输入来生成所述高电压输出;
高电阻反馈电路,其跨所述第一输出端和所述第一反相输入端耦合;以及
通过所述第一同相输入端接收的所述低电压输入;并且
其中,所述第二阶电路包括:
第二运算放大器,其具有第二同相输入端、第二反相输入端以及第二输出端;以及
低电阻反馈电路,其跨所述第二输出端和所述第二反相输入端耦合;
以及
开关,其将所述第一输出端耦合到所述第二同相输入端,以在所述接通时间期间向所述第二运算放大器提供所述高电压输出。
2.根据权利要求1所述的装置,所述第二阶电路包括单位增益缓冲器。
3.根据权利要求1所述的装置,其中,所述第一阶电路包括耦合到电压基准源以通过所述第一同相输入端接收所述低电压输入的电压基准输入端。
4.根据权利要求3所述的装置,其中,所述电压基准源是带隙基准源。
5.根据权利要求1所述的装置,其中,所述装置驻留在包括相变存储器单元的存储器设备上,所述已调节信号被输出到所述相变存储器单元的至少一部分。
6.一种用于电压调节的装置,包括:
第一阶电路,其被配置为在所述第一阶电路的接通时间期间根据低电压输入来生成高电压输出,并且在所述第一阶电路的关断时间期间被置于低功率或关断状态;以及
第二阶电路,其耦合到所述第一阶电路,所述第二阶电路被配置为在与所述第一阶电路的接通时间一致的采样时间期间接收所述高电压输出,并且基于接收到的高电压输出来输出已调节信号,
其中,所述第一阶电路包括:
第一级运算放大器(op-amp),其具有第一级同相输入端、第一级反相输入端以及第一级输出端;
反馈电路,其跨所述第一级输出端和所述第一级反相输入端耦合;
通过所述第一级同相输入端接收的所述低电压输入;
第二级运算放大器,其具有第二级同相输入端、第二级反相输入端以及第二级输出端,所述第一级输出端被耦合到所述第二级反相输入端,并且所述第一级运算放大器和所述第二级运算放大器被启用以在所述接通时间期间根据所述低电压输入来生成所述高电压输出;以及
高电阻反馈电路,其跨所述第二级输出端和所述第二级反相输入端耦合;
其中,所述第二阶电路包括:
第三级运算放大器,其具有第三级同相输入端、第三级反相输入端以及第三级输出端;以及
低电阻反馈电路,其跨所述第三级输出端和所述第三级反相输入端耦合;以及
开关,其将所述第二级输出端耦合到所述第三级同相输入端,以在所述接通时间期间向所述第三级运算放大器提供所述高电压输出。
7.根据权利要求6所述的装置,其中,所述第一级输出端利用高电阻电路被耦合到所述第二级反相输入端。
8.根据权利要求6所述的装置,其中,所述第一阶电路包括耦合到电压基准源以通过所述第一级同相输入端接收所述低电压输入的电压基准输入端。
9.根据权利要求8所述的装置,其中,所述电压基准源是负基准源。
10.根据权利要求6所述的装置,其中,所述第二阶电路是单位增益缓冲器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910030849.6/1.html,转载请声明来源钻瓜专利网。





