[发明专利]用于改善锁定时间的装置和方法在审
申请号: | 201880037742.8 | 申请日: | 2018-06-29 |
公开(公告)号: | CN110720177A | 公开(公告)日: | 2020-01-21 |
发明(设计)人: | W·李;M·纳斯罗拉西;K·恩谷因 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H03L7/081 | 分类号: | H03L7/081;H03K5/133;H03L7/095 |
代理公司: | 11322 北京尚诚知识产权代理有限公司 | 代理人: | 龙淳 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 环形振荡器 延迟级 频率监测器 可控制 输出处 锁相环 延迟 锁定 监测 | ||
1.一种装置,包括:
振荡器,包括至少两个以环形形式耦接在一起的延迟电路,其中每个延迟电路具有可调节的传播延迟;
第一计数器,耦接到所述至少两个延迟电路的第一延迟电路的输出;和
第二计数器,耦接到所述至少两个延迟电路的第二延迟电路的输出,其中,根据所述第一计数器和第二计数器的输出来调节所述至少两个延迟电路的延迟。
2.根据权利要求1所述的装置,其中每个延迟电路包括控制所述延迟电路的第一延迟的第一电路和控制所述延迟电路的第二延迟的第二电路,其中所述第一延迟大于所述第二延迟。
3.根据权利要求1所述的装置,包括:
第一时序电路,耦接到所述第一计数器的输出;和
第二时序电路,耦接到所述第二计数器的输出。
4.根据权利要求3所述的装置,包括耦接到所述第一时序电路和第二时序电路的分频器,其中,所述分频器提供时钟以对所述第一时序电路和第二时序电路的输入进行采样。
5.根据权利要求1所述的装置,包含用以产生所述第一时序电路和第二时序电路的输出的平均值的逻辑。
6.根据权利要求1所述的装置,包括耦接到所述振荡器的输出的分频器。
7.根据权利要求6所述的装置,包括耦接到所述振荡器的输出的相位检测器、相位频率检测器或时间-数字转换器中的一个。
8.根据权利要求7所述的装置,包括耦接到所述相位频率检测器的输出的锁定检测器。
9.根据权利要求8所述的装置,包括环路滤波器,以接收所述相位频率检测器的输出,其中所述环路滤波器的输出耦接到所述振荡器。
10.根据权利要求9所述的装置,其中,所述环路滤波器的输出用于将每个延迟电路的延迟调节第一延迟量,其中,所述第一计数器和第二计数器的输出用于将每个延迟电路的延迟调节第二延迟量,其中所述第一延迟量短于所述第二延迟量。
11.一种装置,包括:
环形振荡器,包括至少两个延迟级,其中每个延迟级具有可控制的延迟;和
多相频率监测器,耦接到所述环形振荡器,用于监测所述环形振荡器的至少两个延迟级的输出处的频率。
12.根据权利要求11所述的装置,其中,所述多相频率监测器包括对所述至少两个延迟级的相应频率进行计数的至少两个计数器。
13.根据权利要求11所述的装置,包括用于基于所述至少两个延迟级的相应频率来产生平均频率的逻辑。
14.根据权利要求13所述的装置,其中,所述逻辑用于根据所述平均频率来调节所述环形振荡器的所述至少两个延迟级的延迟。
15.根据权利要求11所述的装置,其中,每个延迟级包括控制所述延迟级的第一延迟的第一电路,以及控制所述延迟级的第二延迟的第二电路,其中,所述第一延迟大于所述第二延迟。
16.根据权利要求11所述的装置,其中,所述环形振荡器是锁相环的一部分。
17.一种系统,包括:
存储器;
处理器,耦接到所述存储器,其中,所述处理器包括锁相环,所述锁相环包括根据权利要求1至10中的任一项所述的装置;和
无线接口,允许所述处理器与另一设备通信。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880037742.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:自移动设备
- 下一篇:用于广播信道的同步信号