[实用新型]一种频率自适应时钟集成电路及芯片有效
| 申请号: | 201820812650.X | 申请日: | 2018-05-29 |
| 公开(公告)号: | CN208384562U | 公开(公告)日: | 2019-01-15 |
| 发明(设计)人: | 梁宁;曹玉龙 | 申请(专利权)人: | 康佳集团股份有限公司 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42;G06F3/14 |
| 代理公司: | 深圳市君胜知识产权代理事务所(普通合伙) 44268 | 代理人: | 王永文;刘文求 |
| 地址: | 518053 广东省深圳市南山区高新*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 芯片 接收端 时钟集成电路 频率自适应 数字锁相环 递增单元 输出 发送端 本实用新型 分频单元 数据时钟 晶振 基准时钟信号 集成电路芯片 差分传输线 比值系数 并串转换 并行数据 参考时钟 工作时钟 时钟信号 芯片连接 依次递增 集成电路 | ||
本实用新型公开了一种频率自适应时钟集成电路及芯片,其中,发送端芯片通过差分传输线连接接收端芯片,接收端芯片与频率自适应时钟集成电路或芯片连接,频率自适应时钟集成电路包括数字锁相环、分频单元和递增单元,通过晶振产生数字锁相环工作所需的基准时钟信号,分频单元用于降低晶振产生的时钟信号的频率并提供给递增单元,递增单元用于向数字锁相环输出依次递增的比值系数,以使数字锁相环输出与发送端芯片输出的数据时钟的频率相同的工作时钟至接收端芯片。本实用新型通过所述集成电路或集成电路芯片使接收端芯片的参考时钟与发送端芯片输出的数据时钟的频率相同,从而使接收端芯片可以输出并行数据,实现数据的并串转换。
技术领域
本实用新型涉及时钟电路技术领域,特别涉及一种频率自适应时钟集成电路及芯片。
背景技术
在一些电子工程应用中,经常涉及到并行数据通过排线传输到远端电路板的情况。例如,LED显示屏当中存在大量的并行数据传输,传输距离较短时问题不大。但是,如果传输距离达到几十厘米,甚至1至2米时,将会导致信号的完整性受损、数据的误码率明显提高,同时EMC(电磁干扰)问题变得严重,影响电子产品生产及EMC合格认证。目前解决这一问题的方法是,将并行数据转换为串行数据,通过LVDS差分线传输至远端电路板,远端电路板再将串行数据还原为并行数据,该方法虽然能够解决上述问题,但在实施中需要额外设置“时钟恢复电路”和“频率自适应时钟电路”。现成的串并转换芯片大都集成了时钟恢复电路,但频率自适应时钟电路目前还没有现成的集成电路。
请参阅图1,其为常规的数据并串转换及LVDS传输电路示意图,由发送端芯片、LVDS线(差分传输线)、接收端芯片组成。在应用中接收端芯片需要参考时钟RCLK,而且RCLK的频率必须与发送端芯片数据时钟DCLK频率相同,如果数据时钟DCLK的频率是固定的,例如25MHz、27MHz、40MHz等,那么选用同一频率的晶振时钟作为RCLK即可,接收端芯片内部锁相环(PLL)很快处于锁定状态,并通过LOCK引脚输出高电平指示锁定状态,接收端芯片正常工作并输出并行数据。但是,在LED显示屏等应用中,同一套电路系统在不同场合,发送端DCLK的频率是可以设置且可以改变的,如果接收端仍然选用固定频率的晶振时钟,当DCLK和RCLK频率有差别时,接收端芯片内部的锁相环无法处于锁定状态,并将通过LOCK引脚输出低电平指示未锁定状态,导致接收端芯片处于未锁定状态且无法输出并行数据。
因而现有技术还有待改进和提高。
实用新型内容
鉴于上述现有技术的不足之处,本实用新型的目的在于提供一种频率自适应时钟集成电路及芯片,可以使接收端芯片的参考时钟的频率与发送端芯片输出的数据时钟的频率相同。
为了达到上述目的,本实用新型采取了以下技术方案:
一种频率自适应时钟集成电路,发送端芯片通过差分传输线连接接收端芯片,接收端芯片与所述频率自适应时钟集成电路连接,所述频率自适应时钟集成电路包括数字锁相环、分频单元和递增单元,数字锁相环分别连接晶振、递增单元和接收端芯片,分频单元分别连接晶振和递增单元,递增单元还连接接收端芯片;晶振用于产生数字锁相环工作所需的基准时钟信号,分频单元用于降低晶振产生的时钟信号的频率并提供给递增单元,递增单元用于向数字锁相环输出依次递增的预设比值系数,以使数字锁相环输出与发送端芯片输出的数据时钟的频率相同的工作时钟至接收端芯片。
所述的频率自适应时钟集成电路中,所述递增单元包括计数器、查找表和反相器,反相器的输入端连接接收端芯片的LOCK端,反相器的输出端连接计数器的使能端,计数器的信号输入端连接分频单元,计数器的输出端连接查找表的一端,查找表的另一端连接数字锁相环。
所述的频率自适应时钟集成电路中,所述分频单元包括分频器,所述分频器的输入端连接晶振,分频器的输出端连接计数器的信号输入端。
所述的频率自适应时钟集成电路中,所述查找表包括存储有多个预设比值系数的ROM存储器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于康佳集团股份有限公司,未经康佳集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820812650.X/2.html,转载请声明来源钻瓜专利网。





