[实用新型]显示器件及其像素电路有效
申请号: | 201820458310.1 | 申请日: | 2018-03-30 |
公开(公告)号: | CN208141716U | 公开(公告)日: | 2018-11-23 |
发明(设计)人: | 崔耀晨;陈红 | 申请(专利权)人: | 昆山国显光电有限公司 |
主分类号: | G09F9/30 | 分类号: | G09F9/30 |
代理公司: | 广州华进联合专利商标代理有限公司 44224 | 代理人: | 唐清凯 |
地址: | 215300 江苏省*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素电路 介电层 第二导电层 显示器件 本实用新型 存储电容 导电层 第一导电层 走线 工艺步骤 走线设置 开口率 扫描线 数据线 膜层 外接 | ||
1.一种像素电路,其特征在于,包括:
连接走线(210),所述连接走线(210)外接扫描线(410)和数据线(310);
第一存储电容(220),包括第一导电层(221)、第一介电层(223)和第二导电层(222),所述第一介电层(223)设置于所述第一导电层(221)和所述第二导电层(222)之间;
第二存储电容(230),包括位于所述第二导电层(222)远离所述第一导电层(221)一侧上方的第三导电层(231)、与第一存储电容共用的所述第二导电层(222),和设置于所述第二导电层(222)和第三导电层(231)之间的第二介电层(233);
所述连接走线(210)设置在所述第二介电层(233)上,与所述第三导电层(231)位于同一膜层中。
2.根据权利要求1所述的像素电路,其特征在于,
所述第三导电层(231)与所述第一导电层(221)电连接。
3.根据权利要求2所述的像素电路,其特征在于,
所述像素电路(200)还包括第一过孔(240),所述第三导电层(231)与所述第一导电层(221)通过所述第一过孔(240)电连接。
4.根据权利要求1-3中任一项所述的像素电路,其特征在于,
所述像素电路(200)还包括第一晶体管,所述第一晶体管具有栅极(250);
所述第一导电层(221)与所述栅极(250)电连接。
5.根据权利要求4所述的像素电路,其特征在于,
所述第一导电层(221)为所述栅极(250)。
6.根据权利要求5所述的像素电路,其特征在于,
所述第二导电层(222)与所述连接走线(210)电连接。
7.根据权利要求6所述的像素电路,其特征在于,
所述像素电路还包括第二过孔(280),所述第二导电层(222)与所述连接走线(210)通过所述第二过孔(280)电连接。
8.根据权利要求1所述的像素电路,其特征在于,
所述第一导电层(221)、所述第二导电层(222)和所述第三导电层(231) 在基板上的投影至少部分重叠。
9.一种显示器件,其特征在于,包括:
扫描线(410);
数据线(310);
像素电路(200),包括:
连接走线(210),所述连接走线(210)外接扫描线(410)和数据线(310);
第一存储电容(220),包括第一导电层(221)、第一介电层(223)和第二导电层(222),所述第一介电层(223)设置于所述第一导电层(221)和所述第二导电层(222)之间;
第二存储电容(230),包括位于所述第二导电层(222)远离所述第一导电层(221)一侧上方的第三导电层(231)、与第一存储电容共用的所述第二导电层(222),和设置于所述第二导电层(222)和第三导电层(231)之间的第二介电层(233);
所述连接走线(210)设置在所述第二介电层(233)上,与所述第三导电层(231)位于同一膜层中。
10.根据权利要求9所述的显示器件,其特征在于,
所述像素电路还包括第一晶体管,所述第一晶体管具有栅极(250);
所述栅极(250)与所述第一导电层(221)电连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山国显光电有限公司,未经昆山国显光电有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820458310.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种显示面板和显示装置
- 下一篇:面板