[发明专利]半导体存储器件及其操作方法有效
| 申请号: | 201811622608.2 | 申请日: | 2018-12-28 |
| 公开(公告)号: | CN110349606B | 公开(公告)日: | 2023-04-07 |
| 发明(设计)人: | 郭康燮;尹相植;尹荣俊 | 申请(专利权)人: | 爱思开海力士有限公司 |
| 主分类号: | G11C7/22 | 分类号: | G11C7/22 |
| 代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;郭放 |
| 地址: | 韩国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 半导体 存储 器件 及其 操作方法 | ||
1.一种半导体存储器件的操作方法,所述方法包括:
产生与系统时钟同步的跨域单元复位信号;
基于输入到跨域单元整体复位信号发生器中的所述跨域单元复位信号而产生跨域单元整体复位信号;以及
在数据时钟不跳变的数据时钟准备区段期间,基于所述跨域单元整体复位信号而将与跨域单元的数据时钟同步的计数器复位,以及基于所述跨域单元复位信号而将与所述系统时钟同步的计数器复位。
2.根据权利要求1所述的方法,其中,所述产生跨域单元整体复位信号的步骤包括:当所述跨域单元复位信号落入所述数据时钟准备区段中时,产生与所述跨域单元复位信号相同的所述跨域单元整体复位信号。
3.根据权利要求2所述的方法,其中,所述产生跨域单元整体复位信号的步骤包括:当所述跨域单元复位信号未落入所述数据时钟准备区段中时,通过将所述跨域单元复位信号延迟预定的时间量来产生落入所述数据时钟准备区段中的所述跨域单元整体复位信号。
4.根据权利要求3所述的方法,还包括:通过将从数据时钟输入缓冲器输出的预备数据时钟信号分频来产生数据时钟。
5.根据权利要求4所述的方法,其中,所述产生数据时钟包括:基于所述数据时钟与系统时钟的频率比来将所述预备数据时钟信号分频,使得所述数据时钟的频率与所述系统时钟的频率彼此相同。
6.根据权利要求4所述的方法,其中,所述产生数据时钟包括:
第一步骤:通过经由第一分频器将所述预备数据时钟信号分频来产生第二预备数据时钟信号;
第二步骤:通过经由第二分频器将所述第二预备数据时钟信号分频来产生第三预备数据时钟信号;以及
第三步骤:通过选择所述第二预备数据时钟信号和所述第三预备数据时钟信号之中的一个来产生所述数据时钟。
7.根据权利要求6所述的方法,其中,所述第三步骤通过基于所述数据时钟与系统时钟的频率比而选择具有与所述系统时钟相同的频率的所述数据时钟信号来产生所述数据时钟。
8.根据权利要求5所述的方法,还包括:
基于具有非反相相位的数据时钟而产生第一数据时钟同步读取/写入信号;以及
基于具有反相相位的数据时钟而产生第二数据时钟同步读取/写入信号。
9.根据权利要求8所述的方法,还包括:由相位检测器基于所述预备数据时钟而产生表示所述数据时钟的相位信息的相位检测信息信号。
10.根据权利要求9所述的方法,还包括:由相位选择器基于所述相位检测信息信号而选择并输出所述第一数据时钟同步读取/写入信号与所述第二数据时钟同步读取/写入信号中的一个。
11.一种半导体存储器件,包括:
命令解码器,其适用于产生与系统时钟同步的跨域单元复位信号;
跨域单元;以及
跨域单元整体复位信号发生器,其适用于基于所述跨域单元复位信号而产生跨域单元整体复位信号,
其中,在数据时钟不跳变的数据时钟准备区段期间,所述跨域单元基于所述跨域单元整体复位信号而将与所述跨域单元的数据时钟同步的计数器复位,
其中,所述跨域单元基于所述跨域单元复位信号而将与所述系统时钟同步的计数器复位。
12.根据权利要求11所述的半导体存储器件,其中,当所述跨域单元复位信号落入所述数据时钟准备区段中时,所述跨域单元整体复位信号发生器产生与所述跨域单元复位信号相同的跨域单元整体复位信号。
13.根据权利要求12所述的半导体存储器件,其中,当所述跨域单元复位信号未落入所述数据时钟准备区段中时,所述跨域单元整体复位信号发生器通过将所述跨域单元复位信号延迟预定的时间量来产生落入所述数据时钟准备区段中的跨域单元整体复位信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811622608.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:通道控制装置
- 下一篇:存储器装置及其操作方法和包括存储器装置的存储器系统





