[发明专利]占空比偏差补偿电路、方法及芯片有效
| 申请号: | 201811481472.8 | 申请日: | 2018-12-05 |
| 公开(公告)号: | CN111273726B | 公开(公告)日: | 2021-06-29 |
| 发明(设计)人: | 胡均浩;唐平;葛维;李振中;石玲宁 | 申请(专利权)人: | 锐迪科(重庆)微电子科技有限公司 |
| 主分类号: | G06F1/06 | 分类号: | G06F1/06;H03K5/156 |
| 代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇 |
| 地址: | 401336 *** | 国省代码: | 重庆;50 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 偏差 补偿 电路 方法 芯片 | ||
1.一种占空比偏差补偿电路,其特征在于,所述电路设置于芯片中,所述电路包括:
偏差方向和偏差值检测电路,配置为检测所述芯片的待输出信号的占空比的偏差方向和偏差值;
偏差补偿电路,配置为根据所述的偏差方向和偏差值对输入所述占空比偏差补偿电路的所述待输出信号进行偏差补偿,输出偏差补偿后的信号;
所述偏差补偿电路包括多条补偿路径,每条补偿路径对应不同的偏差值和/或偏差方向;
所述偏差补偿电路包括第一多路选择器,所述第一多路选择器配置为根据所检测到的偏差方向和偏差值,选择所述多条补偿路径中的补偿路径,
被选中的补偿路径对输入所述偏差补偿电路的待输出信号进行偏差补偿,输出偏差补偿后的信号;
所述偏差补偿电路还包括第二多路选择器和第三多路选择器;
所述第二多路选择器的输入端接收所述待输出信号,输出端连接所述第一多路选择器的输入端,所述第二多路选择器配置为根据第一选择信号选择第一路径和第二路径中的一个路径传输所述待输出信号,所述第一路径将所述待输出信号输出至所述第二多路选择器的输出端,所述第二路径将所述待输出信号反相后输出至所述第二多路选择器的输出端;
所述第三多路选择器的输入端连接所述第一多路选择器的输出端,所述第三多路选择器配置为根据第二选择信号选择第三路径和第四路径中的一个路径传输所述第一多路选择器的输出信号,所述第三路径将所述输出信号输出至所述第三多路选择器的输出端,所述第四路径将所述输出信号反相后输出至所述第三多路选择器的输出端。
2.根据权利要求1所述的电路,其特征在于,每条补偿路径包括延时器、缓冲器和反相器中的一个或多个。
3.根据权利要求1所述的电路,其特征在于,偏差方向和偏差值检测电路,包括:
电平长度测量电路,配置为测量原始信号在周期中的第一高电平长度和第一低电平长度,以及待输出信号在所述周期中的第二高电平长度,所述原始信号为输入至所述占空比偏差补偿电路所在的芯片的信号;
计算电路,配置为根据所述第一高电平长度、所述第一低电平长度和所述第二高电平长度,得到所述偏差方向和所述偏差值。
4.根据权利要求3所述的电路,其特征在于,所述计算电路进一步配置为:
计算第一高电平长度和第一低电平长度的平均长度;
计算第二高电平长度与所述平均长度的差值;
根据所述差值得到所述偏差方向和偏差值。
5.一种包含权利要求1-4任一项所述的占空比偏差补偿电路的芯片,所述占空比偏差补偿电路布置于芯片内部,其特征在于,
所述芯片的待输出信号输入到占空比偏差补偿电路,得到经过占空比偏差补偿后的信号,作为所述芯片的输出信号。
6.一种占空比偏差补偿方法,其特征在于,所述方法包括:
使用时序分析工具分析芯片占空比的偏差方向和偏差值;
根据所述偏差方向和偏差值在所述芯片中布置权利要求1-4任一项的占空比偏差补偿电路来补偿所述占空比的偏差方向和偏差值。
7.根据权利要求6所述的方法,其特征在于,根据所述偏差方向和偏差值在所述芯片中布置相应的器件来补偿所述占空比的偏差方向和偏差值,包括:
选择占空比的偏差方向与所分析的偏差方向相反的器件,来补偿所述占空比的偏差方向和偏差值。
8.根据权利要求7所述的方法,其特征在于,所述器件包括延时器、缓冲器和反相器中的一个或多个。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于锐迪科(重庆)微电子科技有限公司,未经锐迪科(重庆)微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811481472.8/1.html,转载请声明来源钻瓜专利网。





