[发明专利]用于异步DRAM刷新的推测执行标签在审
申请号: | 201811442058.6 | 申请日: | 2018-11-29 |
公开(公告)号: | CN110059016A | 公开(公告)日: | 2019-07-26 |
发明(设计)人: | T·维尔哈姆;K·库马尔 | 申请(专利权)人: | 英特尔IP公司 |
主分类号: | G06F12/02 | 分类号: | G06F12/02;G06F12/0844;G06F12/0877 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜;王英 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体封装装置 高速缓存行 标签本 指示符 处理器 标签 跟踪 事务 | ||
1.一种电子处理系统,包括:
处理器;
持久存储器,其通信地耦合到所述处理器;以及
逻辑,其通信地耦合到所述处理器,用于:
跟踪对所述处理器的高速缓存行的修改,以及
设置指示符以指示所述修改是否与事务相关。
2.如权利要求1所述的系统,其中,所述逻辑还用于:
检测电力转换;以及
响应于检测到的电力转换,基于所述指示符的状态将处理器高速缓存行冲刷到所述持久存储器。
3.如权利要求1所述的系统,其中,所述逻辑还用于:
设置所述指示符以指示所述修改是否与对应于所述事务的推测执行相关。
4.如权利要求3所述的系统,其中,所述逻辑还用于:
检测电力转换;
响应于检测到的电力转换,确定处理器高速缓存行的地址是否对应于应用直接地址范围;以及
如果处理器高速缓存行地址被确定为对应于所述应用直接地址范围,则基于所述指示符的状态将所述处理器高速缓存行冲刷到所述持久存储器。
5.如权利要求1至4中任一项所述的系统,其中,所述指示符包括所述处理器高速缓存行的位。
6.如权利要求1至4中任一项所述的系统,其中,所述事务对应于事务性存储器事务。
7.一种半导体封装装置,包括:
一个或多个衬底;以及
逻辑,其耦合到所述一个或多个衬底,其中,所述逻辑至少部分地以可配置逻辑和固定功能硬件逻辑中的一个或多个来实现,耦合到所述一个或多个衬底的所述逻辑用于:
跟踪对处理器高速缓存行的修改,以及
设置指示符以指示所述修改是否与事务相关。
8.如权利要求7所述的装置,其中,所述逻辑还用于:
检测电力转换;以及
响应于检测到的电力转换,基于所述指示符的状态将所述处理器高速缓存行冲刷到持久存储器。
9.如权利要求7所述的装置,其中,所述逻辑还用于:
设置所述指示符以指示所述修改是否与对应于所述事务的推测执行相关。
10.如权利要求9所述的装置,其中,所述逻辑还用于:
检测电力转换;
响应于检测到的电力转换,确定所述处理器高速缓存行的地址是否对应于应用直接地址范围;以及
如果处理器高速缓存行地址被确定为对应于所述应用直接地址范围,则基于所述指示符的状态将所述处理器高速缓存行冲刷到持久存储器。
11.如权利要求7至10中任一项所述的装置,其中,所述指示符包括所述处理器高速缓存行的位。
12.如权利要求7至10中任一项所述的装置,其中,所述事务对应于事务性存储器事务。
13.一种跟踪高速缓存行修改的方法,包括:
跟踪对处理器高速缓存行的修改;以及
设置指示符以指示所述修改是否与事务相关。
14.如权利要求13所述的方法,还包括:
检测电力转换;以及
响应于检测到的电力转换,基于所述指示符的状态将所述处理器高速缓存行冲刷到持久存储器。
15.如权利要求13所述的方法,还包括:
设置所述指示符以指示所述修改是否与对应于所述事务的推测执行相关。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔IP公司,未经英特尔IP公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811442058.6/1.html,转载请声明来源钻瓜专利网。