[发明专利]用于尖峰神经网络的可重配置的神经突触核在审
| 申请号: | 201811230495.1 | 申请日: | 2018-10-22 |
| 公开(公告)号: | CN109816102A | 公开(公告)日: | 2019-05-28 |
| 发明(设计)人: | H·E·辛斯比尔;G·K·陈;P·克纳格;R·库马;R·K·克里希纳穆希 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06N3/06 | 分类号: | G06N3/06 |
| 代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 何焜;黄嵩泉 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 神经突 尖峰 可重配置 配置参数 神经网络 神经元核 响应 处理器 配置 突触 电路 申请 | ||
1.一种处理器,包括:
第一神经突触核,包括第一电路,用于:
响应于由配置参数指定的第一值,将所述第一神经突触核配置为神经元核;以及
响应于由所述配置参数指定的第二值,将所述第一神经突触核配置为突触核。
2.如权利要求1所述的处理器,其特征在于,进一步包括第二神经突触核,所述第二神经突触核包括第二电路,用于:
响应于由所述配置参数指定的所述第二值,将所述第二神经突触核配置为神经元核;以及
响应于由所述配置参数指定的所述第一值,将所述第二神经突触核配置为突触核。
3.如权利要求1-2中的任一项所述的处理器,其特征在于,所述第一神经突触核包括第一存储器阵列,并且所述第二神经突触核包括第二存储器阵列,其中所述第一存储器阵列大于所述第二存储器阵列。
4.如权利要求3所述的处理器,其特征在于,所述第一存储器阵列是静态随机存取存储器(SRAM),并且所述第二存储器阵列是寄存器堆。
5.如权利要求3所述的处理器,其特征在于,所述第一存储器阵列是共享存储器的第一部分,并且所述第二存储器阵列是所述共享存储器的第二部分。
6.如权利要求1-5中的任一项所述的处理器,其特征在于,所述突触核用于存储突触权重,并且所述神经元核用于存储神经元膜电位。
7.如权利要求1-6中的任一项所述的处理器,其特征在于,所述神经元核用于:响应于神经元的膜电位超过阈值而生成神经元尖峰,并且将所述神经元尖峰发送到被配置为突触核的第二神经突触核以访问由所述第二神经突触核存储的至少一个突触权重。
8.如权利要求1-7中的任一项所述的处理器,其特征在于,所述第一神经突触核的所述第一电路用于:
响应于由所述配置参数指定的所述第一值,禁用所述第一神经突触核的第二电路并且启用所述第一神经突触核的第三电路;以及
响应于由所述配置参数指定的所述第二值,禁用所述第三电路并且启用所述第二电路。
9.如权利要求1-8中的任一项所述的处理器,其特征在于,所述配置参数是用于指定所述处理器的多个第一神经突触核将被配置为神经元核还是突触核的全局配置参数。
10.如权利要求1-9中的任一项所述的处理器,其特征在于,所述处理器用于在所述配置参数指定所述第二值的时间段期间实现前馈神经网络或递归神经网络。
11.如权利要求1-10中的任一项所述的处理器,其特征在于,所述处理器用于在所述配置参数指定所述第一值的时间段期间实现卷积神经网络。
12.如权利要求1-11中的任一项所述的处理器,其特征在于,所述第一神经突触核经由芯片上网络的一个或多个路由器耦合至所述处理器的多个神经突触核。
13.一种方法,包括:
响应于由配置参数指定的第一值,由第一电路将第一神经突触核配置为神经元核;以及
响应于由所述配置参数指定的第二值,由所述第一电路将所述第一神经突触核配置为突触核。
14.如权利要求13所述的方法,其特征在于,进一步包括:
响应于由所述配置参数指定的所述第二值,将所述第二神经突触核配置为神经元核;以及
响应于由所述配置参数指定的所述第一值,将所述第二神经突触核配置为突触核。
15.如权利要求13-14中的任一项所述的方法,其特征在于,所述第一神经突触核包括第一存储器阵列,并且所述第二神经突触核包括第二存储器阵列,其中所述第一存储器阵列大于所述第二存储器阵列。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811230495.1/1.html,转载请声明来源钻瓜专利网。





