[发明专利]优化BGA区信号线阻抗的方法、装置、设备及存储介质有效
| 申请号: | 201811102071.7 | 申请日: | 2018-09-20 |
| 公开(公告)号: | CN109344479B | 公开(公告)日: | 2021-10-29 |
| 发明(设计)人: | 荣世立;孙龙 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
| 主分类号: | G06F30/392 | 分类号: | G06F30/392;G06F30/394;G06F30/398 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 罗满 |
| 地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 优化 bga 信号线 阻抗 方法 装置 设备 存储 介质 | ||
本发明公开了一种优化BGA区信号线阻抗的方法,只需调节BGA区介质层的介电常数来进一步调节BGA区的阻抗,不必增大BGA区信号线的线宽和线间距,也就避免了由于调节BGA区线宽和线间距的局限性而不能保证BGA区与非BGA区阻抗不连续的情况发生。保证了BGA区的阻抗和其他非BGA区的阻抗的连续性。此外,本发明还公开了一种优化BGA区信号线阻抗的装置、设备及存储介质,效果如上。
技术领域
本发明涉及服务器技术领域,特别涉及一种优化BGA区信号线阻抗的方法、装置及存储介质。
背景技术
在服务器系统高速信号链路设计过程中,链路阻抗的优化设计非常重要,若链路阻抗连续性较差,会引起信号反射、增加链路损耗,进而影响信号的传输质量。
在服务器系统的高速信号链路中,芯片下方的BGA区走线是影响整个链路的阻抗连续性的重要因素,保证BGA区的阻抗和其他非BGA区的阻抗的连续性是保证链路整体阻抗连续性的重要因素。BGA区包括上下两个介质层和信号线。目前,为了保证BGA区的信号线的阻抗和其他正常区的信号线的阻抗的连续性,是尽量增大BGA区的信号线的线间距和线宽,从而降低BGA区和其他非BGA区的线间距和线宽的差距,进一步降低BGA区的阻抗以保证BGA区和其他非BGA区的阻抗的连续性。但是由于BGA区的布线空间非常有限,增大BGA区的线间距和线宽具有很大的局限性,很难保证BGA区的阻抗和其他非BGA区的阻抗的连续性。
因此,如何保证BGA区的阻抗和其他非BGA区的阻抗的连续性是本领域技术人员需要解决的问题。
发明内容
本发明的目的在于提供一种优化BGA区信号线阻抗的方法、装置、设备及存储介质,保证了BGA区和其他非BGA区的阻抗的连续性。
为实现上述目的,本发明实施例提供了如下技术方案:
第一,本发明实施例提供了一种优化BGA区信号线阻抗的方法,包括:
确定BGA区信号线的走线信息和与非BGA区对应的标准阻抗;
依据所述走线信息调节所述BGA区介质层的介电常数,以使所述BGA区的阻抗处于与所述标准阻抗对应的标准范围;
将处于所述标准范围的介电常数作为目标介电常数,并确定与所述目标介电常数对应的介质为所述BGA区介质层的目标介质,以使所述BGA区的阻抗与所述标准阻抗相连续。
优选的,所述走线信息包括BGA区的线宽和线间距,对应的,所述依据所述走线信息调节所述BGA区介质层的介电常数包括:
保持所述线宽和所述线间距不变,调节所述BGA区的第一介质层的第一介电常数。
优选的,所述走线信息包括BGA区的线宽和线间距,对应的,所述依据所述走线信息调节所述BGA区介质层的介电常数包括:
保持所述线宽和所述线间距不变,调节所述BGA区的第二介质层的介质的介电常数。
优选的,所述依据所述走线信息调节所述BGA区介质层的介质的介电常数还包括:
保持所述线宽和所述线间距不变,同时调节所述BGA区的第一介质层和第二介质层的第二介电常数。
优选的,若所述BGA区的阻抗处于与所述标准阻抗对应的标准范围,还包括:
判断所述BGA区的阻抗与所述标准阻抗的差值是否满足预设要求;
若否,则进入依据所述走线信息调节所述BGA区介质层的介质的介电常数的步骤;
若是,则进入将处于所述标准范围的介电常数作为目标介电常数,并确定与所述目标介电常数对应的介质为所述BGA区的目标介质的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811102071.7/2.html,转载请声明来源钻瓜专利网。





