[发明专利]一种栅极驱动单元、栅极驱动电路及显示系统有效

专利信息
申请号: 201810955289.0 申请日: 2018-08-21
公开(公告)号: CN108831401B 公开(公告)日: 2020-12-22
发明(设计)人: 何孝金;洪胜宝;柳发霖;李林;肖亮;巫蒙;付浩;段忠红 申请(专利权)人: 信利半导体有限公司
主分类号: G09G3/36 分类号: G09G3/36
代理公司: 广州粤高专利商标代理有限公司 44102 代理人: 廖苑滨
地址: 516600 广*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 栅极 驱动 单元 电路 显示 系统
【权利要求书】:

1.一种栅极驱动单元,其特征在于:所述栅极驱动单元包括有起始单元、复位单元、辅助单元、上拉单元及下拉单元,所述起始单元分别与所述复位单元、所述辅助单元、所述上拉单元电连接,所述辅助单元与所述下拉单元电连接;所述上拉单元包括有第七薄膜晶体管及一电容,所述第七薄膜晶体管的栅极分别与所述起始单元、所述复位单元、所述辅助单元及所述电容的一端电连接,漏极接入CLK端,源极分别与所述电容的另一端及下拉单元电连接,并连接输出端GOUT;

其中,所述辅助单元包括有第三薄膜晶体管、第四薄膜晶体管及第八薄膜晶体管,所述第八薄膜晶体管的栅极及漏极分别接入时钟信号CLK并与所述上拉单元电连接,源极分别与所述第三薄膜晶体管的栅极、所述第四薄膜晶体管的漏极、所述下拉单元电连接,所述第三薄膜晶体管的漏极分别与第一薄膜晶体管的源极、第二薄膜晶体管的源极、所述第四薄膜晶体管的栅极及所述上拉单元电连接,源极分别与所述第四薄膜晶体管的源极、所述下拉单元电连接,并接入负电源输入信号VGL。

2.根据权利要求1所述的一种栅极驱动单元,其特征在于:所述起始单元包括有第一薄膜晶体管,所述第一薄膜晶体管的栅极接入起始信号STV,漏极接入XCLK端,源极与所述复位单元、所述辅助单元及所述上拉单元电连接。

3.根据权利要求2所述的一种栅极驱动单元,其特征在于:所述复位单元包括有第二薄膜晶体管,所述第二薄膜晶体管的栅极接入复位信号REST,漏极接入CLK端,源极与所述辅助单元、所述上拉单元电连接。

4.根据权利要求1所述的一种栅极驱动单元,其特征在于:所述第七薄膜晶体管的栅极分别与所述第一薄膜晶体管的源极、所述第二薄膜晶体管的源极、第三薄膜晶体管的漏极及所述电容的一端电连接,漏极接入始终信号CLK,源极分别与所述电容C的另一端及所述下拉单元电连接,并且连接输出端GOUT。

5.根据权利要求4所述的一种栅极驱动单元,其特征在于:所述下拉单元包括有第五薄膜晶体管和第六薄膜晶体管,所述第五薄膜晶体管的栅极电连接所述第三薄膜晶体管的栅极,漏极与所述第六薄膜晶体管的漏极电连接,源极与所述第六薄膜晶体管电连接,并接入负电源输入信号VGL。

6.一种栅极驱动电路,其特征在于:所述栅极驱动电路由四组320行级联单元的权利要求1-5中任一所述的栅极驱动单元构成。

7.一种显示系统,其特征在于:所述显示系统包括像素显示区、栅极驱动器、数据驱动器、信号控制器和灰阶电压发生器;所述栅极驱动器包括如权利要求6所述的栅极驱动电路;所述信号控制器输入端连接外部信号端,第一控制端和数据端连接数据驱动器,第二控制端连接栅极驱动器;所述栅极驱动器的STV端、CLK端、XCLK端及RSET端均连接到外部信号端,栅极驱动器的输出端连接到栅极驱动电路单元;所述数据驱动器的输入端还连接有灰阶电压发生器,灰阶电压发生器的输入端与外部信号端连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于信利半导体有限公司,未经信利半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201810955289.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top