[发明专利]反馈系统及其操作方法有效
申请号: | 201810877648.5 | 申请日: | 2018-08-03 |
公开(公告)号: | CN109817254B | 公开(公告)日: | 2022-11-04 |
发明(设计)人: | 金东铉;姜舜求;金宝滥 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C11/16 | 分类号: | G11C11/16 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 刘久亮 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 反馈 系统 及其 操作方法 | ||
反馈系统及其操作方法。一种反馈系统包括:输入信号生成电路,该输入信号生成电路被配置成输出具有与输入到该输入信号生成电路中的代码信号对应的电平的输入信号;以及锁定信号生成电路,该锁定信号生成电路被配置成输出用于使用两个基准信号控制所述输入信号的电平的所述代码信号,生成通过对从所述输入信号的电平达到所述两个基准信号的电平之间时到所述输入信号的电平变成高于或低于所述两个基准信号中的任一个的电平时期间的时钟的数目进行计数而获得的计数数据,并且在与所述计数数据除以2得到的商的四舍五入值对应的时间之后输出用于固定所述输入信号的电平的锁定信号。
技术领域
本公开的各个实施方式总体上涉及电子装置,并且更具体地,涉及反馈系统和操作反馈系统的方法。
背景技术
半导体集成电路可以使用反馈控制方法,在反馈控制方法中,将目标值与先前输出的值进行比较,并且使用比较结果作为反馈来执行控制,以便获取或保持所期望的输出。数字反馈系统的典型示例包括锁相环电路、延迟锁定环电路、ZQ校准电路等。
在数字反馈系统中,将与输出信号进行比较的目标值信号可能由于各种原因而变化,在这种情况下,在输出信号中会出现盲区(dead zone)。因此,必须消除盲区,以便保证准确的输出电平。此外,在非易失性存储装置中,可以包括锁相环电路、延迟锁定环电路、ZQ校准电路等。
非易失性存储器包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)、闪存存储器、相变RAM(PRAM)、磁性RAM(MRAM)、电阻式RAM(RRAM)、铁电RAM(FRAM)等。
发明内容
本公开的各个实施方式涉及能够消除盲区并具有降低的分辨率误差的反馈系统和操作该反馈系统的方法。
根据本公开的实施方式,提供了一种锁定信号生成电路。该锁定信号生成电路可以包括:输入信号控制电路,该输入信号控制电路被配置成接收输入信号和两个基准信号并且输出状态信号和用于控制所述输入信号的电平的代码(code)信号,所述状态信号表示所述输入信号的电平与所述两个基准信号的电平的比较结果;预锁定信号生成器,该预锁定信号生成器被配置成接收所述状态信号当中的上/下信号,并且响应于所述上/下信号而输出将用于决定所述输入信号的电平将被固定的时刻的预锁定信号,所述上/下信号表示所述输入信号的电平是高于还是低于所述两个基准信号的电平;以及信号处理电路,该信号处理电路被配置成接收所述状态信号当中的模糊信号和所述预锁定信号,并且使用所述模糊信号和所述预锁定信号来输出用于控制所述输入信号以固定所述输入信号的电平的锁定信号,所述模糊信号是当所述输入信号的电平介于所述两个基准信号的电平之间时被输出的。
本公开的另一个实施方式涉及一种反馈系统。该反馈系统可以包括:输入信号生成电路,该输入信号生成电路被配置成输出具有与输入到该输入信号生成电路中的代码信号对应的电平的输入信号;以及锁定信号生成电路,该锁定信号生成电路被配置成输出用于使用两个基准信号控制所述输入信号的电平的所述代码信号,生成通过对从所述输入信号的电平达到所述两个基准信号的电平之间时到所述输入信号的电平变成高于或低于所述两个基准信号中的任一个的电平时期间的时钟的数目进行计数而获得的计数数据,并且在与所述计数数据除以2得到的商的四舍五入值对应的时间之后输出用于固定所述输入信号的电平的锁定信号。
对于本发明所属领域的普通技术人员,根据下面结合附图进行的描述,本发明的这些和其它特征和优点将变得清楚。
附图说明
图1是例示了根据本公开的实施方式的反馈系统的简化示图。
图2是例示了图1中示出的锁定信号生成电路的示例的示图。
图3是例示了图2中示出的锁定信号生成电路的操作的定时图。
图4是例示了图1中示出的锁定信号生成电路的示例的示图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810877648.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种控制体电位的MRAM芯片
- 下一篇:易失性存储器装置及其自刷新方法