[发明专利]半导体装置有效
申请号: | 201810844139.2 | 申请日: | 2018-07-27 |
公开(公告)号: | CN110299168B | 公开(公告)日: | 2023-08-11 |
发明(设计)人: | 平嶋康伯;小柳胜;伊东干彦;白石圭;渡边郁弥 | 申请(专利权)人: | 铠侠股份有限公司 |
主分类号: | G11C16/04 | 分类号: | G11C16/04;G11C16/34 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 杨林勳 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装置 | ||
1.一种半导体装置,其具备包含第1比较器的输入电路,
该第1比较器基于第1输入信号与作为所述第1输入信号的互补信号的第2输入信号的比较结果,输出第1输出信号、及与所述第1输出信号反相的第2输出信号;且
所述第1输出信号及所述第2输出信号的占空比与所述第1输入信号及所述第2输入信号的占空比不同,其中
所述输入电路还包含:
第2比较器,基于第3输入信号与第1参照信号的比较结果,输出第3输出信号;及
数据锁存电路,通过所述第1输出信号或所述第2输出信号选通所述第3输出信号,并锁存所述选通的结果。
2.根据权利要求1所述的半导体装置,其中
所述数据锁存电路包含第1反相器、及第2反相器,
所述第1反相器包含串联连接且相互具有相同的极性的第1晶体管及第2晶体管、以及具有与所述第1晶体管及所述第2晶体管不同的极性的第3晶体管及第4晶体管,
所述第2反相器包含串联连接且相互具有相同的极性的第5晶体管及第6晶体管、以及具有与所述第5晶体管及所述第6晶体管不同的极性的第7晶体管及第8晶体管,且
对所述第1晶体管、所述第4晶体管、所述第5晶体管、及所述第8晶体管各自的栅极,供给所述第3输出信号,
对所述第3晶体管、及所述第6晶体管各自的栅极,供给所述第1输出信号,
对所述第2晶体管、及所述第7晶体管各自的栅极,供给所述第2输出信号。
3.根据权利要求1所述的半导体装置,其中
所述输入电路还包含:
第3比较器,基于所述第1输入信号与所述第2输入信号的比较结果,输出第4输出信号、及与所述第4输出信号反相的第5输出信号;其中
所述数据锁存电路通过所述第1输出信号、所述第2输出信号、所述第4输出信号、或所述第5输出信号选通所述第3输出信号,并锁存所述选通的结果。
4.根据权利要求3所述的半导体装置,其中
所述数据锁存电路包含第1反相器、及第2反相器,
所述第1反相器包含串联连接且相互具有相同的极性的第1晶体管及第2晶体管、以及具有与所述第1晶体管及所述第2晶体管不同的极性的第3晶体管及第4晶体管,
所述第2反相器包含串联连接且相互具有相同的极性的第5晶体管及第6晶体管、以及具有与所述第5晶体管及所述第6晶体管不同的极性的第7晶体管及第8晶体管,且
对所述第1晶体管、所述第4晶体管、所述第5晶体管、及所述第8晶体管各自的栅极,供给所述第3输出信号,
对所述第2晶体管的栅极,供给所述第5输出信号,
对所述第3晶体管的栅极,供给所述第1输出信号,
对所述第6晶体管的栅极,供给所述第4输出信号,
对所述第7晶体管的栅极,供给所述第2输出信号。
5.根据权利要求1所述的半导体装置,其中
所述第2比较器包含:
第1电路,基于所述第3输入信号与所述第1参照信号的比较结果,将第6输出信号输出至第1节点;
第2电路,基于所述第3输入信号与所述第1参照信号的比较结果,将与所述第6输出信号反相的第7输出信号输出至第2节点;
第3反相器,包含连接于所述第1节点的输入端、及连接于所述第2节点的输出端;及
第4反相器,包含连接于所述第1节点的输出端、及连接于所述第2节点的输入端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于铠侠股份有限公司,未经铠侠股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810844139.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于引导计算设备的机制以及可编程电路
- 下一篇:半导体存储器及存储器系统