[发明专利]一种开机启动电路及其终端有效
申请号: | 201810688112.9 | 申请日: | 2018-06-28 |
公开(公告)号: | CN110661517B | 公开(公告)日: | 2022-09-30 |
发明(设计)人: | 刘春辉;宋建峰 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H03K17/567 | 分类号: | H03K17/567 |
代理公司: | 深圳市力道知识产权代理事务所(普通合伙) 44507 | 代理人: | 郑丽杰 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 开机 启动 电路 及其 终端 | ||
1.一种开机启动电路,其特征在于,所述开机启动电路包括:
D触发器,用于识别终端当前是处于G3状态还是S5状态,以在所述终端当前处于G3状态时,使核电VNN自行上电,在所述终端当前处于S5状态时,通过上电时序控制信号SLP_S3及MOS管来控制核电VNN上电;
MOS管,用于根据所述上电时序控制信号SLP_S3及所述D触发器的Q引脚的输出电平来控制核电VNN上电。
2.如权利要求1所述的开机启动电路,其特征在于,所述D触发器包括CLK引脚、D引脚、PRE*引脚、CLR*引脚以及Q引脚;所述D引脚为预置端,所述Q引脚为输出端,所述CLK引脚为触发沿;若所述CLK引脚的电平由低变高,所述D引脚的电平会输出到所述Q引脚;若所述CLK引脚的电平没有变化或由高变低,则通过PRE*引脚与CLR*引脚的输入电平来设置所述Q引脚的默认输出电平。
3.如权利要求2所述的开机启动电路,其特征在于,当所述D触发器上电完成,若PRE*引脚的输入电平为低电平,CLR*引脚的输入电平为高电平,则所述Q引脚的输出高电平;若PRE*引脚的输入电平为高电平,CLR*引脚的输入电平为低电平,则所述Q引脚的输出低电平;若PRE*引脚的输入电平为高电平,CLR*引脚的输入电平亦为高电平,则所述Q引脚的输出电平保持不变。
4.如权利要求2所述的开机启动电路,其特征在于,所述MOS管为N沟道的MOS管,所述N沟道的MOS管的栅极引脚连接所述D触发器的Q引脚,所述N沟道的MOS管的源极引脚连接所述上电时序控制信号SLP_S3,所述N沟道的MOS管的漏极引脚连接VNN_ON网络单元。
5.如权利要求4所述的开机启动电路,其特征在于,所述PRE*引脚通过一个上拉电阻与+3.3V电源连接,以实现所述PRE*引脚的输入电平的设置,所述CLR*引脚通过一个RC电路来实现所述CLR*引脚的输入电平的设置,所述RC电路包括一个电容及一个电阻。
6.如权利要求2所述的开机启动电路,其特征在于,所述MOS管为P沟道的MOS管,所述P沟道的MOS管的栅极引脚连接所述D触发器的Q引脚,所述P沟道的MOS管的漏极引脚连接所述上电时序控制信号SLP_S3,所述P沟道的MOS管的源极引脚连接VNN_ON网络单元。
7.如权利要求6所述的开机启动电路,其特征在于,所述CLR*引脚通过一个上拉电阻与+3.3V电源连接,以实现所述CLR*引脚的输入电平的设置,所述PRE*引脚通过一个RC电路来实现所述PRE*引脚的输入电平的设置,所述RC电路包括一个电容及一个电阻。
8.如权利要求2所述的开机启动电路,其特征在于,所述D触发器还包括Q*引脚、GND引脚以及VCC引脚,所述CLK引脚连接所述上电时序控制信号SLP_S3,所述Q*引脚空置,所述VCC引脚连接+3.3V电源。
9.如权利要求4所述的开机启动电路,其特征在于,所述VNN_ON网络单元包括VNN_ON接入端,所述VNN_ON接入端与所述N沟道的MOS管的漏极引脚连接,所述VNN_ON接入端通过一上拉电阻与+3.3V电源连接,所述VNN_ON接入端通过一电容与接地端连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810688112.9/1.html,转载请声明来源钻瓜专利网。