[发明专利]振动器件、电子设备和移动体有效
申请号: | 201810678146.X | 申请日: | 2018-06-27 |
公开(公告)号: | CN109217822B | 公开(公告)日: | 2023-10-20 |
发明(设计)人: | 堤昭夫;仓科隆;小松史和 | 申请(专利权)人: | 精工爱普生株式会社 |
主分类号: | H03B5/32 | 分类号: | H03B5/32 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 邓毅;李庆泽 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 振动 器件 电子设备 移动 | ||
1.一种振动器件,其特征在于,其包含:
第1振子;
第2振子;以及
集成电路装置,
所述集成电路装置包含:
第1振荡电路,其使所述第1振子振荡;
第2振荡电路,其使所述第2振子振荡;以及
处理电路,其使用通过使所述第1振子振荡而生成的第1时钟信号与通过使所述第2振子振荡而生成的第2时钟信号的频率差信息或者频率比较信息,进行处理,
所述第1振子被第1支承部支承于所述集成电路装置,
所述第2振子被第2支承部支承于所述集成电路装置。
2.根据权利要求1所述的振动器件,其特征在于,
所述集成电路装置包含:
第1端子,其与所述第1振荡电路连接;以及
第2端子,其与所述第1振荡电路连接,
所述第1支承部是将所述集成电路装置的所述第1端子与所述第1振子的一侧电极的端子电极电连接的支承部。
3.根据权利要求2所述的振动器件,其特征在于,
所述集成电路装置包含:
第3端子,其与所述第2振荡电路连接;以及
第4端子,其与所述第2振荡电路连接,
所述第2支承部是将所述集成电路装置的所述第3端子与所述第2振子的一侧电极的端子电极电连接的支承部。
4.根据权利要求1~3中的任意一项所述的振动器件,其特征在于,
所述处理电路包含控制部,该控制部控制所述第1振荡电路和所述第2振荡电路中的至少一个振荡电路的振荡信号的振荡频率和相位中的至少一方。
5.根据权利要求1~3中的任意一项所述的振动器件,其特征在于,
所述处理电路包含时间数字转换电路,该时间数字转换电路根据所述第1时钟信号和所述第2时钟信号,将时间转换为数字值。
6.根据权利要求5所述的振动器件,其特征在于,
在设所述第1时钟频率为f1、所述第2时钟频率为f2的情况下,所述时间数字转换电路以Δt=|f1-f2|/(f1×f2)的分辨率Δt将时间转换为数字值。
7.根据权利要求5或6所述的振动器件,其特征在于,
所述时间数字转换电路将第1信号与第2信号的转变时刻的时间差转换为数字值。
8.根据权利要求7所述的振动器件,其特征在于,
在所述第1时钟信号与所述第2时钟信号的相位同步时刻之后,第1时钟周期至第i时钟周期中的所述第1时钟信号与所述第2时钟信号的转变时刻的时间差即时钟间时间差为Δt~i×Δt的情况下,所述时间数字转换电路通过确定所述第1信号与所述第2信号的所述时间差与作为所述时钟间时间差的Δt~i×Δt中的哪一个对应来求出所述数字值,
其中,Δt为分辨率,i为2以上的整数。
9.根据权利要求5~8中的任意一项所述的振动器件,其特征在于,
该振动器件包含第3振子,
所述集成电路装置包含:
第3振荡电路,其使所述第3振子振荡,生成基准时钟信号;
第1PLL电路,其进行所述第1时钟信号与所述基准时钟信号的相位同步;以及
第2PLL电路,其进行所述第2时钟信号与所述基准时钟信号的相位同步。
10.根据权利要求5~9中的任意一项所述的振动器件,其特征在于,
所述集成电路装置包含:
第1信号线,其将所述第1时钟信号供给到所述时间数字转换电路;以及
第2信号线,其将所述第2时钟信号供给到所述时间数字转换电路,
在所述第1信号线与所述第2信号线之间布置有屏蔽线。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810678146.X/1.html,转载请声明来源钻瓜专利网。