[发明专利]显示装置及其栅极驱动器有效
申请号: | 201810562337.X | 申请日: | 2018-06-04 |
公开(公告)号: | CN108717843B | 公开(公告)日: | 2020-04-14 |
发明(设计)人: | 林凱俊;任珂锐;陈致成 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09G3/3266 | 分类号: | G09G3/3266 |
代理公司: | 北京市立康律师事务所 11805 | 代理人: | 梁挥;孟超 |
地址: | 中国台湾新竹科*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示装置 及其 栅极 驱动器 | ||
本发明提供一种显示装置及其栅极驱动器。所述显示装置及其栅极驱动器,可以是把时脉信号和致能信号整合成同一信号,并且通过利用多个逻辑电路元件来对致能信号进行运算处理,以得到栅极驱动器所须的起始信号,藉此减少了栅极驱动器上的输入信号引脚数目。
技术领域
本发明是有关于一种显示装置及其栅极驱动器,且特别是一种能减少引脚(pin)数目的显示装置及其栅极驱动器。
背景技术
一般来说,显示装置包括数据驱动器、栅极驱动器以及排列为矩阵形式的像素。栅极驱动器包括多个移位暂存器电路,移位暂存器电路是用以输出多个扫描信号来开启显示装置中的多行像素,且被开启的像素则接收数据驱动器所提供的显示数据并据以显示。而近年为了满足消费者的诉求,显示装置则通常朝向轻薄、窄(无)边框的方向设计。因此,在这类设计上,输入信号的引脚数目也就须受到严重限制。有鉴于此,本领域亟需一种能减少引脚数目的显示装置及其栅极驱动器。
发明内容
本发明的目的在于提供一种能减少引脚数目的显示装置及其栅极驱动器。为达上述目的,本发明实施例提供一种栅极驱动器,所述栅极驱动器包括起始信号产生电路、第一移位暂存器电路、第二移位暂存器电路及第三移位暂存器电路。起始信号产生电路用以接收第一致能信号、第二致能信号及第三致能信号,并产生起始信号。第一移位暂存器电路与起始信号产生电路电性耦接,第一移位暂存器电路接收第一致能信号及起始信号,并用以产生至少一第一栅极驱动信号。第二移位暂存器电路与起始信号产生电路电性耦接,第二移位暂存器电路接收第二致能信号及起始信号,并用以产生至少一第二栅极驱动信号。第三移位暂存器电路与起始信号产生电路电性耦接,第三移位暂存器电路接收第三致能信号及起始信号,并用以产生至少一第三栅极驱动信号。
本发明实施例另提供一种显示装置,包括时序控制器、起始信号产生电路、栅极驱动器、数据驱动器及多个像素单元。时序控制器用以产生第一致能信号、第二致能信号及第三致能信号。起始信号产生电路与时序控制器电性耦接,起始信号产生电路用以接收第一致能信号、第二致能信号及第三致能信号,并产生起始信号。栅极驱动器与时序控制器及起始信号产生电路电性耦接,栅极驱动器接收第一致能信号、第二致能信号、第三致能信号及起始信号,并根据第一致能信号、第二致能信号、第三致能信号及起始信号输出多个栅极驱动信号。数据驱动器用以输出多个显示数据,且每一像素单元与栅极驱动器及数据驱动器电性耦接,每一像素单元是用以根据接收的栅极驱动信号决定是否接收显示数据。
为使能更进一步了解本发明的特征及技术内容,请参阅以下有关本发明的详细说明与附图,但是此等说明与所附图式仅用来说明本发明,而非对本发明的权利范围作任何的限制。
附图说明
图1是本发明实施例所提供的栅极驱动器的功能方块示意图。
图2是图1的栅极驱动器中的起始信号产生电路的电路示意图。
图3A是图1的栅极驱动器中的第一至第三致能信号于第一时段的时序示意图。
图3B是图1的栅极驱动器中的第一至第三致能信号于第二时段的时序示意图。
图4是本发明实施例所提供的显示装置的功能方块示意图。
图5是本发明另一实施例所提供的显示装置的功能方块示意图。
其中,附图标记:
4、5:显示装置
40:时序控制器
44:数据驱动器
46:像素单元
10、42、52:栅极驱动器
101:起始信号产生电路
520:移位暂存器电路
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810562337.X/2.html,转载请声明来源钻瓜专利网。