[发明专利]存储器设备中的读取和编程操作在审
| 申请号: | 201810555204.X | 申请日: | 2018-06-01 |
| 公开(公告)号: | CN109213688A | 公开(公告)日: | 2019-01-15 |
| 发明(设计)人: | U.西齐利亚尼;G.G.马罗塔;T.瓦利;L.德桑蒂斯;A.马塞罗拉;V.莫什西亚诺;L.皮洛利;G.桑廷;M.因卡尔纳蒂 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F12/02 | 分类号: | G06F12/02;G11C16/08;G11C16/10 |
| 代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 张凌苗;申屠伟进 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储器单元 存储器设备 存储器控制器 数据段 编程 读取 编程操作 数据页 关联 接收数据 可操作 瓦片 分割 | ||
1.一种可操作以对存储器单元进行编程的系统,所述系统包括:
多个存储器单元;以及
存储器控制器,其包括逻辑,用来:
接收数据页;
将数据页分割成数据段的组;以及
将数据段的组编程到所述多个存储器单元中的与禁止瓦片组(ITG)相关联的存储器单元,其中使用与ITG相关联的存储器单元中的每个中包括的所有位对针对数据页的数据段的组进行编程。
2.根据权利要求1所述的系统,其中存储器控制器被配置成使用与ITG相关联的存储器单元中的每个中包括的所有位将数据页分配到一个字线中,使得相同数据页上的位被存储到相同存储器单元中。
3.根据权利要求1所述的系统,其中存储器单元不包括来自不同数据页的数据段。
4.根据权利要求1所述的系统,其中存储器控制器被配置成使用通过输入-输出(IO)的压缩将数据页编程到与ITG相关联的存储器单元中,其中相同数据页的位被存储到相同存储器单元中。
5.根据权利要求1所述的系统,其中存储器控制器被配置成使用ITG并且使用与ITG相关联的存储器单元中的每个中包括的所有位将数据页编程到存储器单元中以减小块大小。
6.根据权利要求1所述的系统,其中存储器控制器被配置成使用ITG并且使用与ITG相关联的存储器单元中的每个中包括的所有位将数据页编程到存储器单元中以减小在编程操作期间利用的瓦片的数量。
7.根据权利要求1所述的系统,其中ITG支持4千字节(KB)的数据,并且数据页是16KB,并且每个数据段是4KB,其中使用通过输入-输出(IO)的压缩将数据页编程到与ITG相关联的存储器单元。
8.根据权利要求1所述的系统,其中存储器控制器被配置成从通信地耦合到存储器控制器的处理器接收数据页。
9.根据权利要求1所述的系统,其中ITG是单个ITG。
10.根据权利要求1所述的系统,其中所述多个存储器单元包括多个四层单元(QLC),所述多个四层单元(QLC)每个支持4位数据。
11.根据权利要求1所述的系统,其中系统是NAND闪存设备。
12.一种可操作以从存储器设备中的存储器单元读取数据的存储器设备,所述存储器设备包括:
多个存储器单元;以及
存储器控制器,其包括逻辑,用来:
从所述多个存储器单元中的与禁止瓦片组(ITG)相关联的存储器单元读取数据段的组,其中先前使用存储器单元中的每个中包括的所有位将数据段的组编程到与ITG相关联的存储器单元中;以及
组合数据段的组以形成数据页。
13.根据权利要求12所述的存储器设备,其中使用与ITG相关联的存储器单元中的每个中包括的所有位将数据段的组分配到一个字线中,使得相同数据页上的位被存储到相同存储器单元中,并且存储器单元不包括来自不同数据页的数据段。
14.根据权利要求12所述的存储器设备,其中先前使用ITG并且使用与ITG相关联的存储器单元中的每个中包括的所有位将数据段的组编程到存储器单元中以减小块大小。
15.根据权利要求12所述的存储器设备,其中先前使用ITG并且使用与ITG相关联的存储器单元中的每个中包括的所有位将数据段的组编程到存储器单元中以减小在随后的读取操作期间利用的瓦片的数量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810555204.X/1.html,转载请声明来源钻瓜专利网。





