[发明专利]半导体电路在审
申请号: | 201810245035.X | 申请日: | 2018-03-23 |
公开(公告)号: | CN108627758A | 公开(公告)日: | 2018-10-09 |
发明(设计)人: | 中下贵雄 | 申请(专利权)人: | 艾普凌科有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 王岳;闫小龙 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电阻 半导体电路 输出电压 电压输出端子 电阻分压 输出 闭合状态 断开状态 分压电阻 合成电阻 接地端子 控制信号 输入电压 电路 施加 期望 外部 | ||
1.一种半导体电路,具备MOS晶体管、运算放大器、第一电阻、第二电阻、第三电阻、外部端子、以及开关,将所施加的输入电压变换为期望的输出电压,并从电压输出端子输出,其中,
在所述电压输出端子与接地端子之间按照所述第一电阻、所述第二电阻和所述第三电阻的顺序串联连接所述第一电阻、所述第二电阻和所述第三电阻,
所述MOS晶体管具有:连接于被施加所述输入电压的输入电压端子的源极端子、以及连接于所述电压输出端子的漏极端子,
所述运算放大器具有:被施加基准电压的非反相输入端子、被施加所述第一电阻与所述第二电阻的连接点的电压的反相输入端子、以及连接有所述MOS晶体管的栅极端子的输出端子,
所述开关与所述第三电阻并联连接,具备连接于所述外部端子的控制端子,
当所述开关根据向所述外部端子输入的信号而为断开状态时,基于利用所述第二电阻和所述第三电阻的合成电阻以及所述第一电阻分压后的电压,从所述电压输出端子输出所述输出电压,
当所述开关根据向所述外部端子输入的信号而为闭合状态时,基于利用所述第二电阻和所述第一电阻分压后的电压,从所述电压输出端子输出所述输出电压。
2.根据权利要求1所述的半导体电路,其中,
还具备在所述开关与所述第三电阻之间串联连接的第一熔断器,
所述第一熔断器当被熔断时将所述开关与所述第三电阻之间的连接切断。
3.根据权利要求1或权利要求2所述的半导体电路,其中,
还具备第二熔断器,
所述运算放大器具备输入端子,所述输入端子被输入将该运算放大器的工作控制为有效或无效的控制信号,
将所述输入端子与所述外部端子经由逻辑电路连接,
将所述输入端子与所述输入电压端子经由所述逻辑电路和所述第二熔断器连接,
在所述第二熔断器被熔断之前的期间,向所述输入端子输入所述输入电压来作为所述控制信号,在所述第二熔断器被熔断之后,向所述输入端子输入所述信号来作为所述控制信号,
在所述第二熔断器被熔断之前的期间,将所述运算放大器控制为总是有效,在所述第二熔断器被熔断之后,基于向所述外部端子输入的所述信号来控制所述运算放大器。
4.根据权利要求1或权利要求2所述的半导体电路,其中,
还具备针对所述信号的阈值彼此不同并且根据所述信号的大小进行工作的第一逻辑电路和第二逻辑电路,
所述运算放大器具备输入端子,所述输入端子被输入将该运算放大器的工作控制为有效或无效的控制信号,
将所述输入端子与所述外部端子经由所述第一逻辑电路连接,
将所述控制端子与所述外部端子经由所述第二逻辑电路连接,
所述运算放大器基于经由了所述第一逻辑电路的所述信号进行工作,
所述开关基于经由了所述第二逻辑电路的所述信号进行工作,
将利用所述合成电阻和所述第一电阻分压后的电压或者利用所述第二电阻和所述第一电阻分压后的电压作为所述输出电压输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾普凌科有限公司,未经艾普凌科有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810245035.X/1.html,转载请声明来源钻瓜专利网。