[发明专利]一种利用比较器调整动态电阻的M-phy驱动电路有效
申请号: | 201810239467.X | 申请日: | 2018-03-22 |
公开(公告)号: | CN108566193B | 公开(公告)日: | 2022-02-18 |
发明(设计)人: | 张薇薇;周振宇;徐军 | 申请(专利权)人: | 深圳忆联信息系统有限公司 |
主分类号: | H03K19/0185 | 分类号: | H03K19/0185 |
代理公司: | 广东广和律师事务所 44298 | 代理人: | 董红海 |
地址: | 518057 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 利用 比较 调整 动态 电阻 phy 驱动 电路 | ||
1.一种利用比较器调整动态电阻的M-phy驱动电路,包括m个主数据驱动模块和n个均衡模块,对需要进行均衡处理的主数据驱动模块配置一个均衡模块,将主数据驱动模块差分数据端口与均衡模块的差分数据端口分别相连接,所述均衡模块采用4个阻值相同的均衡NMOS管结构的电路构成,其特征在于分别在均衡模块两个下拉的均衡NMOS管分别对地并联匹配NMOS管,匹配NMOS管的栅极分别与均衡模块控制信号相连,匹配NMOS管上还分别串联一个用作开关作用的开关NMOS管,所述开关NMOS管的栅极与比较器的输出端相连,所述比较器的反向端连接1/2的Drv_avdd,Drv_avdd为驱动供电,所述比较器的正向端分别串接一个电阻后分别与主数据驱动差分数据端口Txp和Txn相连接;所述均衡模块由均衡NMOS管M0、M1、M2和M3构成,M0和M1的漏端与驱动供电Drv_avdd相连接,M0的源端与M2的漏端相连,M1的源端与M3的漏端相连,M9、M11、M2和M3的源端接地,M10的源端与M11的漏端相连接,M8的源端与M9的漏端相连接,M10的漏端与M0的源端相连接,M8的漏端与M1的源端相连接,M0和M3的栅端接均衡模块控制信号dep,M1和M2的栅端接均衡模块控制信号den,匹配NMOS管M9与M8串联后与M3并联,M9的栅端与均衡模块控制信号dep相连,匹配NMOS管M11与M10串联后与M2并联,M11的栅端与均衡模块控制信号den相连,开关NMOS管M8/M10的栅端与比较器的输出端amp_out相连;所述比较器,反向端连接1/2的Drv_avdd,正向端连接共模点txcm,所述主数据驱动模块的Txp和Txn之间串接 两个电阻,两个电阻的连接点为共模点txcm,比较器输出端是amp_out,与均衡模块内的用作开关管的M8、M10的栅端相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳忆联信息系统有限公司,未经深圳忆联信息系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810239467.X/1.html,转载请声明来源钻瓜专利网。