[发明专利]晶圆顶层氧化层处理方法在审
申请号: | 201810120437.7 | 申请日: | 2018-02-07 |
公开(公告)号: | CN108417476A | 公开(公告)日: | 2018-08-17 |
发明(设计)人: | 徐云;吴苑 | 申请(专利权)人: | 上海华虹宏力半导体制造有限公司 |
主分类号: | H01L21/02 | 分类号: | H01L21/02 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 戴广志 |
地址: | 201203 上海市浦东*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 留边区域 氧化层 负胶 晶圆 圆顶 顶层氧化层 晶圆边界 曝光处理 曝光区域 曝光 淀积物 显影液 焊盘 刻蚀 难溶 探针 种晶 遮盖 保留 | ||
本发明公开了一种晶圆顶层氧化层处理方法,在晶圆完成顶层氧化层工艺之后,采用负胶工艺进行曝光,并进行WEE晶圆边界曝光处理在曝光后负胶曝光区域难溶于显影液,刻蚀后保留的淀积物能遮盖住晶圆留边区域,避免探针与留边区域的焊盘接触。
技术领域
本发明涉及半导体集成电路制造及测试领域,特别是指一种晶圆顶层氧化层处理方法。
背景技术
晶圆制造的最上层金属走线完成之后,通常会淀积一层氧化物或氮氧化物,只在焊盘处开窗口,起到防潮防污染防静电,保护内部电路的作用,称之为钝化层。
这层保护层在晶圆外周去边3mm以外的留边区域通常是利用WEE处理(晶圆边界曝光Wafer Edge Exposure)被全面除去的,如图1所示,周边无效芯片下层的残留图形会对后续测试产生干扰,降低良品率,甚至短路烧毁探针头。
即使工艺选择不做WEE处理(晶圆边界曝光),全片曝光工艺也会让周边无效芯片的焊盘也被暴露出来,如图2所示。这些无效焊盘接触到测试探针头,同样会对测试造成干扰。
发明内容
本发明所要解决的技术问题在于提供一种晶圆顶层氧化层处理方法,使晶圆边界留边区域在测试过程中焊盘不与探针接触。
为解决上述问题,本发明所述的晶圆顶层氧化层处理方法,在晶圆完成顶层氧化层工艺之后,采用负胶工艺曝光,并对留边区域进行WEE处理。所述留边区域为从晶圆最外沿沿半径方向往圆心取3~5mm的范围。
进一步地,由于采用负胶工艺,在曝光后负胶曝光区域难溶于显影液,保留的淀积物能遮盖住晶圆留边区域,避免探针与留边区域的焊盘或者图案接触。
进一步地,在进行WEE处理内部布局布线设计时,由于采用负胶工艺,布局布线设计要进行取反处理。
本发明所述的晶圆顶层氧化层处理方法,由于采用负胶工艺,在进行WEE处理时光刻胶被保留,刻蚀后淀积层被保留,后续测试时保留的淀积物能避免探针直接与留边区域的焊盘接触而导致对测试的干扰。
附图说明
图1是现有的对晶圆进行WEE处理的示意图,晶圆外圈留边区域的保护层做了去除处理。
图2是现有的对晶圆不进行WEE处理的示意图,晶圆外圈留边区域的保护层不做去除,但曝光后留边区域的焊盘依然暴露。
图3是本发明对晶圆进行WEE处理的示意图,图中晶圆外圈留边区域的保护层被保留。
具体实施方式
本发明所述的晶圆顶层氧化层处理方法,是在晶圆完成顶层氧化层工艺之后,采用负胶工艺进行曝光并进行WEE处理。负胶工艺在曝光后曝光区域难溶于显影液,保留的淀积物能遮盖住晶圆留边区域,如图3所示,避免探针与留边区域的焊盘接触。
由于采用负胶工艺,整个芯片布局布线设计要进行取反处理,以适应负胶的特性。
以上仅为本发明的优选实施例,并不用于限定本发明。对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司,未经上海华虹宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810120437.7/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造