[发明专利]栅极驱动电路及显示装置有效
申请号: | 201810116538.7 | 申请日: | 2018-02-06 |
公开(公告)号: | CN108257569B | 公开(公告)日: | 2020-11-03 |
发明(设计)人: | 张军;杨发胜;赵明明 | 申请(专利权)人: | 昆山龙腾光电股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京成创同维知识产权代理有限公司 11449 | 代理人: | 蔡纯;范芳茗 |
地址: | 215301 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 栅极 驱动 电路 显示装置 | ||
1.一种用于显示面板的栅极驱动电路,所述显示面板包括多个像素单元、多条栅极线和多条源极线,每个所述像素单元与对应的一条所述栅极线相连以接收相应的栅极驱动信号,每个所述像素单元与对应的一条所述源极线相连以接收所述源极驱动信号,
其特征在于,所述栅极驱动电路包括:
多级栅极驱动单元,分别通过所述多条栅极线提供所述栅极驱动信号,每级所述栅极驱动单元根据相应的延迟启动信号和/或非本级的所述栅极驱动信号产生本级的所述栅极驱动信号;以及
延迟模块,根据至少一个启动信号产生多个所述延迟启动信号,所述延迟启动信号的数量多于所述启动信号的数量,
其中,所述启动信号包括前端启动信号和后端启动信号,所述延迟启动信号包括k个前端延迟启动信号和k个后端延迟启动信号,其中k为大于2的自然数,
所述延迟模块在时钟信号的作用下根据所述前端启动信号产生k个所述前端延迟启动信号,并根据所述后端启动信号产生k个所述后端延迟启动信号。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述延迟模块包括:
多级第一延迟单元,每级所述第一延迟单元在所述时钟信号的作用下根据所述前端启动信号产生本级的所述前端延迟启动信号;以及
多级第二延迟单元,每级所述第二延迟单元在所述时钟信号的作用下根据所述后端启动信号产生本级的所述后端延迟启动信号。
3.根据权利要求2所述的栅极驱动电路,其特征在于,每级所述第一延迟单元和每级所述第二延迟单元具有与每级所述栅极驱动单元相同的电路结构。
4.根据权利要求3所述的栅极驱动电路,其特征在于,每级所述第一延迟单元、每级所述第二延迟单元中的晶体管尺寸小于所述栅极驱动单元中的晶体管尺寸。
5.根据权利要求1所述的栅极驱动电路,其特征在于,在n级所述栅极驱动单元中,
第i级栅极驱动单元根据第i-k级栅极驱动单元提供的所述栅极驱动信号产生本级的所述栅极驱动信号,其中i为大于等于k+1小于等于n的任一自然数,
第1至k级栅极驱动单元与所述延迟模块相连,分别根据所述延迟模块提供的k个前端的所述延迟启动信号产生本级的所述栅极驱动信号。
6.根据权利要求1所述的栅极驱动电路,其特征在于,在n级所述栅极驱动单元中,
第j级栅极驱动单元根据第j+k级栅极驱动单元提供的所述栅极驱动信号产生本级的所述栅极驱动信号,其中j为小于等于n-k的任一非零自然数且k为非零自然数,
第n-(k-1)至n级栅极驱动单元与所述延迟模块相连,分别根据所述延迟模块提供的k个后端的所述延迟启动信号产生本级的所述栅极驱动信号。
7.根据权利要求1所述的栅极驱动电路,其特征在于,所述显示面板的所述显示区包括第一边缘区和第二边缘区,n级所述栅极驱动单元分别位于所述第一边缘区和所述第二边缘区。
8.根据权利要求1所述的栅极驱动电路,其特征在于,所述延迟模块位于所述显示面板的非显示区。
9.一种显示装置,其特征在于,包括:
如权利要求1至8任一项所述的栅极驱动电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山龙腾光电股份有限公司,未经昆山龙腾光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810116538.7/1.html,转载请声明来源钻瓜专利网。