[发明专利]抑制扰动的锁相环有效
| 申请号: | 201810001974.X | 申请日: | 2018-01-02 |
| 公开(公告)号: | CN109995360B | 公开(公告)日: | 2023-04-14 |
| 发明(设计)人: | 张永来;杨晓 | 申请(专利权)人: | 珠海全志科技股份有限公司 |
| 主分类号: | H03L7/089 | 分类号: | H03L7/089;H03L7/099 |
| 代理公司: | 华进联合专利商标代理有限公司 44224 | 代理人: | 郑小粤;李双皓 |
| 地址: | 519080 广东省*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 抑制 扰动 锁相环 | ||
1.一种抑制扰动的锁相环,其特征在于,包括:
输入端与参考时钟信号以及SDM调制器连接的第一延时模块,用于接收参考时钟信号和SDM调制器输出的量化噪声,所述量化噪声对所述参考时钟信号进行相位调整;
输入端与反馈时钟信号以及SDM调制器连接的第二延时模块,用于接收反馈时钟信号和SDM调制器输出的量化噪声,所述量化噪声对所述反馈时钟信号进行相位调整;
与所述第一延时模块和所述第二延时模块连接的鉴频鉴相器,用于对所述参考时钟信号和所述反馈时钟信号进行处理,得到相位误差信息,并根据所述相位误差信息输出控制信号;
与所述鉴频鉴相器连接的压控振荡器,用于根据所述控制信号产生输出信号;
与所述鉴频鉴相器连接和SDM调制器连接的除频器,用于根据所述压控振荡器的输出信号产生反馈时钟信号;
其中,所述SDM调制器包括积分器、与所述积分器连接的比较器、与所述比较器连接的数模转换器和与所述数模转换器连接的数字抽取滤波器;
所述积分器的输入信号为输出时钟频率与输入时钟频率的比值,所述积分器的输出信号为斜坡信号,所述斜坡信号的斜率与积分器的输入信号幅度成正比;
所述积分器输出与所述比较器的参考信号进行比较,得到所述比较器的二进制输出;
所述比较器的二进制输出基于数模转换器送入数字抽取滤波器;
所述数字抽取滤波器对所述比较器的二进制输出进行数字抽取,得到所述SDM调制器的输出。
2.根据权利要求1所述的抑制扰动的锁相环,其特征在于,还包括与所述鉴频鉴相器的输出端连接、与所述压控振荡器的输入端连接的滤波器,用于对所述控制信号进行滤波处理。
3.根据权利要求1所述的抑制扰动的锁相环,其特征在于,所述压控振荡器还用于根据所述控制信号控制锁相环的振荡频率。
4.根据权利要求1所述的抑制扰动的锁相环,其特征在于,所述除频器的除数因子由所述锁相环经SDM调制器调制后产生。
5.根据权利要求1所述的抑制扰动的锁相环,其特征在于,所述SDM调制器通过sigma-delta调制产生量化噪声,并对所述参考时钟信号和所述反馈时钟信号进行相位调整,使得参考时钟信号和反馈时钟信号相位一致。
6.根据权利要求5所述的抑制扰动的锁相环,其特征在于,当检测到所述压控振荡器的输出信号以及输出频率均未出现所述量化噪声时,所述参考时钟信号与所述反馈时钟信号的相位调整为一致。
7.根据权利要求1所述的抑制扰动的锁相环,其特征在于,所述量化噪声与所述第一延时模块和第二延时模块的延时时间存在固定转换关系,所述第一延时模块对所述参考时钟信号进行延时处理,所述第二延时模块对所述反馈时钟信号进行延时处理,所述量化噪声根据所述固定转换关系控制所述第一延时模块和第二延时模块进行延时处理的时间长度。
8.根据权利要求6所述的抑制扰动的锁相环,其特征在于,所述第一延时模块和第二延时模块的延时时间与所述压控振荡器的振荡周期一致。
9.根据权利要求1所述的抑制扰动的锁相环,其特征在于,所述锁相环为小数分频锁相环,通过对锁相环的除频系数经sigma-delta调制,使得所述输出时钟频率与所述输入时钟频率的比值为预设值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海全志科技股份有限公司,未经珠海全志科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810001974.X/1.html,转载请声明来源钻瓜专利网。





