[发明专利]包含缓冲器电路的半导体装置在审
| 申请号: | 201780032747.7 | 申请日: | 2017-05-23 |
| 公开(公告)号: | CN109313917A | 公开(公告)日: | 2019-02-05 |
| 发明(设计)人: | 新井鉄也;塚田修一;谷口淳纪 | 申请(专利权)人: | 美光科技公司 |
| 主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C5/14 |
| 代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
| 地址: | 美国爱*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 晶体管 电力供应线 控制栅极 输出端子 第二信号 半导体装置 缓冲器电路 晶体管串联 晶体管耦合 逻辑运算 耦合 电路 配置 | ||
1.一种装置,其包括:
电力供应线;
输出端子;
电路,其经配置以对第一信号及第二信号执行逻辑运算来提供第三信号;
第一晶体管,其耦合在所述电力供应线与所述输出端子之间,所述第一晶体管包含经配置以接收所述第三信号的控制栅极;及
第二晶体管及第三晶体管,其串联耦合在所述电力供应线与所述输出端子之间,所述第二晶体管包含经配置以接收所述第一信号的控制栅极,所述第三晶体管包含经配置以接收不同于所述第一信号、所述第二信号及所述第三信号中的每一者的第四信号的控制栅极。
2.根据权利要求1所述的装置,其进一步包括:
第四晶体管,其耦合在所述电力供应线与所述输出端子之间使得所述第二晶体管、所述第三晶体管及所述第四晶体管彼此串联耦合,
其中所述第四晶体管包含经配置以接收固定电压电位的控制栅极。
3.根据权利要求2所述的装置,其进一步包括:
第五晶体管,其耦合在所述电力供应线与所述输出端子之间使得所述第一晶体管及所述第五晶体管彼此并联耦合,
其中所述第五晶体管包含经配置以接收所述第三信号的控制栅极。
4.根据权利要求1所述的装置,其进一步包括:
第四晶体管及第五晶体管,其串联耦合在所述电力供应线与所述输出端子之间;及
第六晶体管及第七晶体管,其串联耦合在所述电力供应线与所述输出端子之间,
其中所述第四晶体管及所述第六晶体管中的每一者包含经配置以接收所述第一信号的控制栅极,
其中所述第五晶体管及所述第七晶体管中的每一者包含经配置以接收不同于所述第一信号到所述第四信号的第五信号的控制栅极。
5.根据权利要求1所述的装置,
其中所述第一晶体管到所述第三晶体管具有基本上相同大小。
6.根据权利要求1所述的装置,
其中所述第二信号及所述第四信号表示阻抗码。
7.根据权利要求1所述的装置,其进一步包括:
电容式元件,其提供在逻辑电路与第一输出驱动器之间的线上。
8.一种装置,其包括:
输出端子;
校准电路,其经配置以提供阻抗码;
电路,其经配置以基于数据信号及所述阻抗码来提供控制信号;及
输出缓冲器,其经配置以响应于包括经配置以接收所述控制信号的控制栅极的第一晶体管而驱动所述输出端子,所述输出缓冲器进一步经配置以响应于包含经配置以接收所述数据信号的控制栅极的第二晶体管及包括经配置以接收所述阻抗码的控制栅极的第三晶体管的组合而驱动所述输出端子,所述第二晶体管及所述第三晶体管彼此串联耦合。
9.根据权利要求8所述的装置,其中所述第二晶体管及所述第三晶体管串联提供在所述输出端子与电力供应线之间。
10.根据权利要求9所述的装置,所述输出缓冲器进一步包含一组晶体管,其耦合在所述输出端子与所述电力供应线之间使得彼此串联提供所述第二晶体管及所述第三晶体管及所述组晶体管。
11.根据权利要求10所述的装置,其中所述组晶体管中的每一晶体管经配置以在其相应控制栅极处接收固定电力电位。
12.根据权利要求10所述的装置,所述输出缓冲器进一步包括第二组晶体管,其并联耦合在所述输出端子与所述电力供应线之间,其中所述第二组晶体管中的每一者经配置以接收所述控制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780032747.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:数据存储设备外壳
- 下一篇:具有输入/输出数据速率对齐的存储器部件





