[发明专利]感测电路上的错误码计算有效
| 申请号: | 201780005826.9 | 申请日: | 2017-01-05 |
| 公开(公告)号: | CN108475226B | 公开(公告)日: | 2021-09-21 |
| 发明(设计)人: | P·V·莱亚;T·P·芬克拜纳 | 申请(专利权)人: | 美光科技公司 |
| 主分类号: | G06F11/16 | 分类号: | G06F11/16;G06F11/10 |
| 代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
| 地址: | 美国爱*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 感测电 路上 错误 计算 | ||
1.一种操作存储器的方法,其包括:
在控制器(140)处接收对应于阵列(130)中的存储器单元的存储器地址范围;
在所述控制器(140)处存取存储在所述存储器单元中的数据的第一错误码;
在感测电路(150、250)上计算所述数据的第二错误码,其中用以计算所述第二错误码的多个运算的执行经分配在多个不同运算的执行之间;
在所述控制器(140)处确定所述第一错误码及所述第二错误码是否为相同错误码;及
响应于所述第一错误码及所述第二错误码并非相同错误码的确定,通知主机(110)所述第一错误码及所述第二错误码并非相同错误码。
2.根据权利要求1所述的方法,其进一步包括经由数据收集系统通知所述主机(110)。
3.根据权利要求2所述的方法,其中所述数据收集系统包括具有未落入所述存储器地址范围内的地址的数据收集存储器单元。
4.根据权利要求1所述的方法,其进一步包括响应于所述第一错误码及所述第二错误码为不同错误码的所述确定而停止在所述感测电路(150、250)上执行所述多个运算及所述多个不同运算。
5.根据权利要求1所述的方法,其中:
所述第一错误码包括多个第一错误码,所述多个第一错误码中的每一者对应于存储在耦合到第一存取线的存储器单元中的数据;及
计算所述第二错误码包括计算多个第二错误码,所述多个第二错误码中的每一者对应于存储在耦合到第二存取线的存储器单元中的数据。
6.根据权利要求5所述的方法,其中确定所述第一错误码及所述第二错误码是否为所述相同错误码包括确定来自所述多个第一错误码及所述多个第二错误码的相关联错误码是否彼此相同。
7.根据权利要求6所述的方法,其中通知所述主机(110)所述第一错误码及所述第二错误码并非所述相同错误码包括:
识别对应于并非彼此相同的所述相关联错误码的所述存储器地址范围的部分;及
在所述通知中包含所述存储器地址范围的所述部分。
8.根据权利要求1所述的方法,其中所述第一错误码及所述第二错误码是由散列函数产生的消息摘要。
9.根据权利要求1所述的方法,其中所述第一错误码及所述第二错误码是循环冗余校验CRC。
10.根据权利要求1所述的方法,其进一步包括响应于所述第一错误码及所述第二错误码并非相同错误码的所述确定而停止所述感测电路(150、250)的运算。
11.根据权利要求1所述的方法,其进一步包括响应于所述第一错误码及所述第二错误码并非相同错误码的所述确定而停止在所述主机(110)上执行指令。
12.根据权利要求1所述的方法,其进一步包括响应于所述第一错误码及所述第二错误码并非相同错误码的所述确定而停止在所述感测电路(150、250)上执行另一多个不同运算。
13.一种存储器设备,其包括:
存储器单元阵列(130),其经耦合到感测线;及
控制器(140),其经配置以:
控制耦合到所述感测线(305-1、305-2)的感测电路(150、250),以在不经由输入/输出I/O线传送数据的情况下执行若干运算以:
计算存储在所述存储器单元阵列(130)中的数据的错误码;
比较所述错误码与所述数据的初始错误码以确定所述数据是否已被修改;及
响应于所述数据已被修改的确定,将通知提供到主机(110)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780005826.9/1.html,转载请声明来源钻瓜专利网。





