[实用新型]一种阵列基板及显示装置有效
| 申请号: | 201721540228.5 | 申请日: | 2017-11-16 |
| 公开(公告)号: | CN207517281U | 公开(公告)日: | 2018-06-19 |
| 发明(设计)人: | 程鸿飞 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
| 主分类号: | G09F9/00 | 分类号: | G09F9/00;G02F1/1345 |
| 代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
| 地址: | 100015 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 阵列基板 信号线 显示区 非显示区 显示装置 引线本体 块状体 本实用新型 信号线连接 正方形区域 电子器件 静电冲击 边长 | ||
本实用新型实施例提供一种阵列基板及显示装置,涉及显示技术领域,能够降低显示区中的电子器件因静电冲击而发生损坏的几率。该阵列基板包括显示区和非显示区,阵列基板包括:位于显示区的信号线,以及位于非显示区、且与信号线连接的信号线引线;信号线引线包括引线本体以及与引线本体连接的第一块状体,第一块状体的面积大于或等于以5倍的信号线的宽度为边长的正方形区域的面积。
技术领域
本实用新型涉及显示技术领域,尤其涉及一种阵列基板及显示装置。
背景技术
阵列基板作为显示装置中的重要组成部分,一般可分为显示区和非显示区,其中,在非显示区排布有大量的走线,在显示区具有大量的电子器件。
然而,在阵列基板的制作过程中,非显示区中的走线结构容易积累大量的静电荷,并且静电荷可以转移至显示区中,从而对显示区中的电子器件造成威胁,容易导致显示区的电子器件受到静电冲击造成损坏。
实用新型内容
本实用新型的实施例提供一种阵列基板及显示装置,能够降低显示区中的电子器件因静电冲击而发生损坏的几率。
为达到上述目的,本实用新型的实施例采用如下技术方案:
本实用新型实施例一方面提供一种阵列基板,包括显示区和非显示区,其特征在于,所述阵列基板包括:位于所述显示区的信号线,以及位于所述非显示区、且与所述信号线连接的信号线引线;所述信号线引线包括引线本体以及与所述引线本体连接的第一块状体,所述第一块状体的面积大于或等于以5倍的所述信号线的宽度为边长的正方形的面积。
进一步的,所述信号线包括栅线,所述信号线引线包括栅线引线。
进一步的,所述第一块状体的沿数据线延伸方向上的尺寸小于相邻两个所述栅线之间的距离,且大于或等于相邻两个所述栅线之间距离的1/3。
进一步的,所述引线本体与所述第一块状体为一体结构。
进一步的,所述引线本体的延伸方向与所述信号线的延伸方向相同,且所述引线本体包括独立设置的第一引线本体和第二引线本体;所述第一引线本体位于所述第二引线本体靠近所述显示区的一侧,所述第一块状体与所述第一引线本体远离所述显示区的一端连接,且所述第一引线本体与所述信号线为一体结构;所述第一引线本体和所述第二引线本体通过连接部连接。
进一步的,所述阵列基板还包括与所述第一块状体连接的第二块状体,且所述第二块状体与所述第一块状体位于不同层。
进一步的,所述信号线引线包括栅线引线;所述第一块状体与所述栅线同层同材料,所述第二块状体与数据线同层同材料;或者,所述第一块状体与所述栅线同层同材料,所述第二块状体与所述阵列基板中的像素电极同层同材料;或者,所述第二块状体为两个,所述第一块状体与所述栅线同层同材料,一个所述第二块状体与数据线同层同材料,另一个所述第二块状体与所述阵列基板中的像素电极同层同材料。
进一步的,所述第二块状体在衬底基板上的投影覆盖所述第一块状体在所述衬底基板上的投影。
进一步的,在所述第二块状体为多个的情况下,所述多个第二块状体之间连接。
进一步的,所述阵列基板包括与所述第一块状体连接的第二块状体,且所述第二块状体与所述第一块状体位于不同层;所述第二块状体包括所述连接部。
进一步的,所述阵列基板还包括静电释放线,且所述信号线引线与所述静电释放线通过静电保护单元连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721540228.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种背架多功能的显示屏
- 下一篇:薄型智能平板





