[实用新型]一种FPGA电路有效
申请号: | 201720414718.4 | 申请日: | 2017-04-19 |
公开(公告)号: | CN207117596U | 公开(公告)日: | 2018-03-16 |
发明(设计)人: | 于海鹏;木建一 | 申请(专利权)人: | 中电科(宁波)海洋电子研究院有限公司 |
主分类号: | H03K19/00 | 分类号: | H03K19/00 |
代理公司: | 宁波奥圣专利代理事务所(普通合伙)33226 | 代理人: | 程晓明 |
地址: | 315040 浙江省宁波市高新*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 fpga 电路 | ||
1.一种FPGA电路,包括FPGA芯片、供电控制模块、ARM芯片和电源模块,所述的电源模块设置有系统供电电压输出端、内核供电电压输出端和配置电压输出端,其特征在于所述的供电控制模块包括第四电阻、第四电容、第五电容、第一电感和PMOS管,所述的第四电容的一端、所述的第五电容的一端、所述的第一电感的一端和所述的系统供电电压输出端连接,所述的第四电容的另一端与所述的第五电容的另一端均接地,所述的第一电感的另一端、所述的第四电阻的一端和所述的PMOS管的源极连接,所述的第四电阻的另一端、所述的PMOS管的栅极和所述的ARM芯片的FPGA_IO_EN端连接,所述的ARM芯片用于通过FPGA_IO_EN端输出通断控制信号到所述的PMOS管的栅极,所述的PMOS管的漏极与所述的FPGA芯片的供电模块的I/O管脚供电端连接。
2.根据权利要求1所述的一种FPGA电路,其特征在于还包括锁相环模块和供电配置电路,所述的FPGA芯片的型号为EP4CE10E22C8,所述的锁相环模块包括第一电容、第二电容、电解电容和第二电感,所述的供电配置电路包括第五电阻、第六电阻、第七电阻、第九电阻、第十电阻、第十一电阻和第十二电阻,所述的第一电感的另一端为I/O管脚电压供电端,所述的第一电容的一端、所述的电解电容的正极、所述的第二电感的一端与所述的内核供电电压输出端连接,所述的第一电容的另一端、所述的电解电容的负极和所述的第二电容的一端均接地,所述的第二电感的另一端、所述的第二电容的另一端、所述的FPGA芯片的VCCD_PLL1引脚、所述的FPGA芯片的VCCD_PLL2引脚与所述的内核供电电压输出端连接,所述的FPGA芯片的VCCA1引脚、所述的FPGA芯片的VCCA2引脚和所述的配置电压输出端连接,所述的FPGA芯片的GNDA1引脚与所述的FPGA的GNDA2引脚均接地,所述的FPGA芯片的VCCIO1引脚、所述的FPGA芯片的VCCIO2引脚、所述的FPGA芯片的VCCIO3引脚、所述的FPGA芯片的VCCIO4引脚、所述的FPGA芯片的VCCIO5引脚、所述的FPGA芯片的VCCIO6引脚、所述的FPGA芯片的VCCIO7引脚、所述的FPGA芯片的VCCIO8引脚和所述的PMOS管的漏极连接,所述的FPGA芯片的内核供电电压输入端与所述的内核供电电压输出端连接,所述的FPGA芯片的MSEL0引脚与所述的第五电阻的一端连接,所述的第五电阻的另一端与所述的第七电阻的一端均接地,所述的FPGA芯片的MSEL1引脚与所述的第六电阻的一端连接,所述的第六电阻的另一端与所述的配置电压输出端连接,所述的第七电阻的另一端与所述的FPGA芯片的MSEL2引脚引脚连接,所述的第九电阻的一端、所述的第十电阻的一端、所述的第十一电阻的一端、所述的第十二电阻的一端与所述的I/O管脚电压供电端连接,所述的第九电阻的另一端与所述的FPGA芯片的DCLK引脚连接,所述的第十电阻的另一端与所述的FPGA芯片的CONF_DONE引脚连接,所述的第十一电阻的另一端与所述的FPGA芯片的nCONFIG引脚连接,所述的第十二电阻的另一端与所述的FPGA芯片的nSTATUS引脚连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中电科(宁波)海洋电子研究院有限公司,未经中电科(宁波)海洋电子研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720414718.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:光电开关控制的温控器
- 下一篇:一种隔离电路