[实用新型]一种低功耗的信号控制隔离延时开机电路有效

专利信息
申请号: 201720265271.9 申请日: 2017-03-18
公开(公告)号: CN206962791U 公开(公告)日: 2018-02-02
发明(设计)人: 赵志良;谢国鹏;杨牧 申请(专利权)人: 西安甘鑫电子科技有限公司
主分类号: H03K17/28 分类号: H03K17/28;H03K17/567
代理公司: 暂无信息 代理人: 暂无信息
地址: 710000 陕西省西安市高新区*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 功耗 信号 控制 隔离 延时 开机 电路
【说明书】:

技术领域

本实用新型属于电池供电开机电路技术领域,具体涉及一种低功耗的信号控制隔离延时开机电路。

背景技术

目前许多电子设备具有用电池供电的一键开机电路,一键开机电路存在一定的功耗,长时间待机时电池电量容易损耗完,无法满足电子设备长时间待机的功能。

专利申请号为CN201410699612.4的发明,公开了一种能够精确控制温度的电磁蒸发装置,其中电路主板上布设有延时开机电路,该延时开机电路掉工作原理是当220V交流市电由整流桥堆整流后,经电阻R20、R21、R22分压后,获得约为3.6V的电压,该电压再经过二极管D13加至电压比较器U6的同相输入端,电压比较器U6的反相输入端一路通过电阻R19接+5V电源,另一路经电容C18接电源负极,电压比较器U6的输出端一路经电阻R25接+15V电源,另一路经电阻R26接至三极管Q3的基极。电磁蒸发装置通电瞬间,由于电容C18的充电作用,电压比较器U6的反相输入端的电位低于同相输入端的电位,输出端相当于与电路断开,三极管Q3经电阻R703、R702接+15V电源,从而正向偏置而导通,三极管Q3导通后,三极管Q4截止,从而使IGBT因无驱动电压信号而截止,电容经过1S后充电结束,电压比较器U6的反相输入端的电压高于同相输入端的电压,输出端输出低电平,三极管Q3基极因无正向偏置而截止,电磁蒸发装置进入正常待机状态。电磁蒸发装置在进入正常待机状态后,延迟开机电路就变成了+300V过压保护电路了,当+300V电压因故偏高时,电压比较器U6的反相输入端电位将高于同相输入端的电位,则输出端相当于与电路断开,则三极管Q3又会因正向偏置而导通,三极管Q3导通后,将来自功率整定电路的驱动脉冲电压信号拉低,则IGBT的驱动电压输出电路停止工作,IGBT因无驱动电压而截止,从而达到保护IGBT的目的,本发明提供的延时开机电路主要功能是防止开机瞬间对电子元件造成损坏,并没有解决在长时间待机状态下降低电池能耗以及误触发导致开机电路导通的现象。

实用新型内容

本实用新型所要解决的技术问题在于针对上述现有技术中的不足,提供一种低功耗的信号控制隔离延时开机电路,该低功耗的信号控制隔离延时开机电路在控制信号CTL为低电平或者悬空时,电子开关PMOS管Q1处于截止状态,控制信号CTL为高电平时,电子开关PMOS管Q1导通,电源输入端Vin电压等于电源输出端Vout电压,且触发信号与电子开关电路隔离,且触发后延长一定时间电子开关电路导通,这样不仅降低电子设备在长时间待机时对电池电量造成损耗的现象,同时有效避免误触发导致开机电路导通现象,大大提高了电池的利用时间。

为解决上述技术问题,本实用新型采用的技术方案是:一种低功耗的信号控制隔离延时开机电路,其特征在于:包括采用PMOS管Q1作为电子开关的电子开关电路、用于维持PMOS管Q1导通的导通维持电路和用于保护电子开关电路的稳压保护电路、以及用于隔离延时PMOS管Q1导通的隔离延时电路,所述隔离延时电路与控制信号CTL连接。

本实用新型的特点还在于:

所述电子开关电路包括作为电子开关的PMOS管Q1、以及用于控制PMOS管Q1导通或截止的电阻R2、电阻R3和NMOS管Q2,所述PMOS管Q1的源极和漏极分别与电源输入端Vin和电源输出端Vout连接,所述PMOS管Q1的源极经电阻R2、电阻R3与所述NMOS管Q2的漏极连接,所述PMOS管Q1的栅极与所述电阻R2和电阻R3的连接端相连,所述NMOS管Q2的漏极还与所述隔离延时电路连接,所述NMOS管Q2的栅极与PMOS管Q1的漏极连接,所述NMOS管Q2的源极接地。

所述隔离延时电路包括RC充放电电路和与RC充放电电路连接的光电耦合器U2,所述RC充放电电路包括一端与控制信号CTL连接的电阻R6,所述电阻R6另一端分三路,一路连接电容C2,另一路连接电阻R7,第三路与光电耦合器U2中发光二极管的正极连接,所述发光二极管的负极接地,所述光电耦合器U2中光敏三极管的漏极与所述NMOS管Q2的漏极连接,所述光电耦合器U2中光敏三极管的源极接地。

所述导通维持电路包括电阻R1、电容C1、二极管D1、电阻R4和电阻R5,所述电阻R1并联于电阻R2和电阻R3的两端,所述二极管D1的正极与所述PMOS管Q1的漏极连接,所述二极管D1的负极与电阻R4一端连接,所述电阻R4另一端与所述NMOS管Q2的栅极连接,所述电阻R4另一端还经电阻R5接地,所述电阻R4另一端还经电容C1接地。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安甘鑫电子科技有限公司,未经西安甘鑫电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201720265271.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top