[发明专利]集成电路管芯之间的接口桥有效
申请号: | 201711459131.6 | 申请日: | 2017-12-28 |
公开(公告)号: | CN108255761B | 公开(公告)日: | 2023-09-26 |
发明(设计)人: | J.舒尔茨;J.琼斯;G.沃利克斯;D.帕蒂尔;D.门德尔;K.杜韦尔 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 张凌苗;郑冀之 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 集成电路 管芯 之间 接口 | ||
1.一种集成电路系统,包括:
包括芯片到芯片互连的硅桥;
包括可编程逻辑结构的第一集成电路管芯,其中第一集成电路管芯连接到硅桥上的芯片到芯片互连的第一互连点;
支持第一集成电路管芯的第二集成电路管芯,其中第二集成电路管芯连接到硅桥上的芯片到芯片互连的第二互连点,所述第二互连点连接到第一互连点;
其中第一集成电路管芯和次级集成电路管芯使用接口桥经由芯片到芯片互连与彼此通信,其中第一和第二组件集成电路管芯包括实现接口桥的电路,并且其中接口桥使用数据接收时钟提供从第二集成电路管芯到第一集成电路管芯的源同步通信。
2.权利要求1的集成电路系统,其中第一集成电路管芯基于第一时钟进行操作,并且第二集成电路管芯基于第二时钟进行操作,其中数据接收时钟基于第二时钟。
3.权利要求1的集成电路系统,其中第一和第二组件集成电路包括实现接口桥的电路,其中接口桥分离由第二集成电路管芯发送至第一集成电路管芯的配置信号以防止对第一集成电路管芯的安全可编程逻辑结构的未经授权的访问。
4.权利要求3的集成电路系统,其中接口桥使用配置防火墙电路来分离配置信号,所述配置防火墙电路是实现第一集成电路管芯上的接口桥的电路的部分。
5.权利要求3的集成电路系统,其中第二集成电路管芯包括网络收发器,所述网络收发器从集成电路系统外部的源接收配置信号。
6.权利要求3的集成电路系统,其中第二集成电路管芯包括向第一集成电路管芯提供配置信号的处理器。
7.权利要求1的集成电路系统,其中第二集成电路管芯包括网络收发器、存储器设备、中央处理单元、图形处理单元、数字信号处理器、输入/输出端口、数字信号处理块的阵列,或其任何组合。
8.权利要求1的集成电路系统,其中使用允许不同的最小尺寸的不同光刻技术来制造第一集成电路管芯和第二集成电路管芯。
9.权利要求1的集成电路系统,其中第二集成电路管芯包括模拟信号处理电路。
10.权利要求1的集成电路系统,其中实现第一集成电路管芯上的接口桥的电路包括第一集成电路管芯的已经被配置成实现接口桥的可编程逻辑结构。
11.一种方法,包括:
从收发器的网络连接接收用于第一集成电路管芯的可编程逻辑结构的配置信号,其中收发器被置于与第一集成电路管芯分离的第二集成电路管芯中;以及
经由源同步连接从第二集成电路管芯向第一集成电路管芯传送配置信号,
其中至少部分地基于数据接收时钟经由源同步连接来传送配置信号,其中第一集成电路管芯基于第一时钟进行操作并且第二集成电路管芯基于第二时钟进行操作,其中数据接收时钟基于第二时钟。
12.权利要求11的方法,其中至少部分地基于与配置信号一起提供的数据接收时钟经由源同步连接来传送配置信号,其中数据接收时钟由第二集成电路管芯提供,并且其中从第二集成电路管芯的视角来看,源同步连接看起来像是基于与第二集成电路管芯的时钟相同的时钟。
13.权利要求11的方法,包括将配置信号与第一集成电路管芯上的其它接收信号分离。
14.权利要求13的方法,其中在第一集成电路管芯的实现通信协议的电路中分离配置信号,所述通信协议用于从第二集成电路管芯向第一集成电路管芯传送配置信号。
15.权利要求13的方法,其中通过专用配置路径在可编程逻辑结构的安全数据模块中接收去往第一集成电路管芯的可编程逻辑结构的安全区域的配置信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711459131.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种多路I2C系统、及数据读写方法
- 下一篇:一种2U服务器硬盘背板方法