[发明专利]一种通过中央处理器内部环路来校准晶体频偏的方法在审
申请号: | 201711322494.5 | 申请日: | 2017-12-12 |
公开(公告)号: | CN108039886A | 公开(公告)日: | 2018-05-15 |
发明(设计)人: | 冯杰;张坤 | 申请(专利权)人: | 晶晨半导体(上海)股份有限公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099 |
代理公司: | 上海申新律师事务所 31272 | 代理人: | 俞涤炯 |
地址: | 201203 上海市浦东新区张江*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 通过 中央处理器 内部 环路 校准 晶体 方法 | ||
本发明提供一种通过中央处理器内部环路来校准晶体频偏的方法,包括:中央处理器向晶体电路输出震荡激励信号;晶体电路根据震荡激励信号产生一时钟信号;内部环路通过设置在中央处理器上的一输出端口输出时钟信号;采用一频率计,频率计连接输出端口,频率计接收时钟信号并对时钟信号进行测试以得到测试结果,测试者根据测试结果判断时钟信号的偏差是否合格:若判断结果为是,随后退出;若判断结果为否,则测试者对晶体电路进行调节,随后转步骤S4。本发明的有益效果:通过CPU内部环路,把CPU的时钟信号在输出端口输出,再用频率计来对时钟进行测量,不会受到探头的影响,测量更加准确。
技术领域
本发明涉及通信领域,尤其涉及一种通过中央处理器内部环路来校准晶体频偏的方法。
背景技术
现在高速信号的频率越来越高,对于晶体的频率偏差要求也越来越严格,当晶体和负载电容不匹配时,会造成晶体频偏过大,导致系统的不稳定,在射频(RadioFrequency,RF)中更会影响性能。当前难题是晶体的时钟和外部负载电容均通过经验值来设计,很难满足高精度时钟的要求。针对当前难题,业界的处理方案通常由以下两种:
1)用示波器直接测量晶体管脚上的时钟频率,但测量不准确,示波器探头会影响负载电容,偏差很大;
2)用频率计直接测量晶体管脚上的时钟频率,依然会影响负载电容,造成测试结果不准。
发明内容
针对现有技术中存在的问题,本发明提供了一种通过中央处理器内部环路来校准晶体频偏的方法。
本发明采用如下技术方案:
一种通过中央处理器内部环路来校准晶体频偏的方法,所述中央处理器包括内部环路和晶体电路;所述方法包括:
步骤S1、所述中央处理器向所述晶体电路输出振荡激励信号;
步骤S2、所述晶体电路根据所述振荡激励信号产生一时钟信号;
步骤S3、所述内部环路通过设置在所述中央处理器上的一输出端口输出所述时钟信号;
步骤S4、采用一频率计,所述频率计连接所述输出端口,所述频率计接收所述时钟信号并对所述时钟信号进行测试以得到测试结果,测试者根据所述测试结果判断所述时钟信号的偏差是否合格:
若判断结果为是,随后退出;
若判断结果为否,则所述测试者对所述晶体电路进行调节,随后转步骤S4。
优选的,所述晶体电路包括:
一无源晶振,所述无源晶振的第一引脚用于向所述内部环路输入所述时钟信号,所述无源晶振的第三引脚用于接收所述中央处理器输出的所述振荡激励信号,所述无源晶振的第二引脚和第四引脚分别接地;
一第一电阻,所述无源晶振的第三引脚和第四引脚之间并联所述第一电阻;
一第二电阻,所述无源晶振的第三引脚通过所述第二电阻连接所述内部环路;
一第一电容,所述无源晶振的第一引脚通过所述第一电容接地;
一第二电容,所述无源晶振的第三引脚通过所述第二电容接地。
优选的,所述第一电容与所述中央处理器的地直连;
所述第二电容与所述中央处理器的地直连。
优选的,所述步骤S4中,所述测试者对所述晶体电路进行调节的具体步骤为:
S4a、分别调节所述第一电容和/或所述第二电容的电容值。
本发明的有益效果:通过CPU内部环路,把CPU的时钟信号在输出端口输出,再用频率计来对时钟进行测量,不会受到探头的影响,测量更加准确。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于晶晨半导体(上海)股份有限公司,未经晶晨半导体(上海)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711322494.5/2.html,转载请声明来源钻瓜专利网。