[发明专利]用于绕开电路行中的缺陷的技术有效
申请号: | 201711163140.0 | 申请日: | 2017-11-21 |
公开(公告)号: | CN108228395B | 公开(公告)日: | 2023-07-14 |
发明(设计)人: | D·刘易斯 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F11/18 | 分类号: | G06F11/18;G06F15/78 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 张伟;王英 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 绕开 电路 中的 缺陷 技术 | ||
1.一种集成电路,包括:
电路行,其中所述集成电路的第一区域包括所述电路行中的每一电路行的第一部分,其中所述集成电路的第二区域包括所述电路行中的每一电路行的第二部分,
其中,所述集成电路基于所述第一区域中的所述电路行中的第一电路行中的第一缺陷来将用于所述第一区域中的所述电路行的第一子集的功能转移到所述第一区域中的所述电路行中的后续电路行,其中仅禁用在所述第一区域中的所述电路行中的所述第一电路行,
其中,所述集成电路基于所述第二区域中的所述电路行中的第二电路行中的第二缺陷来将用于所述第二区域中的所述电路行的第二子集的功能转移到所述第二区域中的所述电路行中的后续电路行,其中仅禁用在所述第二区域中的所述电路行中的所述第二电路行,其中所述电路行中的所述第二电路行与所述电路行中的所述第一电路行不同,并且其中,所述电路行的所述第二子集包括所述第一子集中的所述电路行中的至少一些电路行。
2.如权利要求1所述的集成电路,还包括:
多路复用器电路,其中,所述电路行中的第三电路行是冗余电路行,并且其中,所述多路复用器电路将用于所述集成电路的所述第一区域和所述第二区域二者中的所述电路行中的第四电路行的所述第一部分和所述第二部分的功能转移到所述集成电路的所述第一区域和所述第二区域二者中的冗余电路行。
3.如权利要求1所述的集成电路,还包括:
多路复用器电路,其中,所述多路复用器电路被配置为将来自所述电路行中的第三电路行的所述第一部分的信号提供给所述电路行中的第四电路行的所述第二部分,并且其中所述电路行中的所述第四电路行与所述电路行中的所述第三电路行相比是所述电路行中的不同电路行。
4.如权利要求1所述的集成电路,还包括:
多路复用器电路;以及
控制电路,其生成用于控制所述多路复用器电路的控制信号,其中,所述控制电路对指示所述电路行中的所述第一电路行的所述第一部分是否包含所述第一缺陷的第一输入信号进行响应,并且其中,所述控制电路对指示所述电路行中的所述第一电路行的所述第二部分是否包含缺陷的第二输入信号进行响应。
5.如权利要求4所述的集成电路,其中,所述控制电路使得所述多路复用器电路将来自所述电路行中的第三电路行的所述第一部分的信号穿过所述第一区域与所述第二区域之间的边界提供给所述电路行中的第四电路行的所述第二部分,以使得用于所述集成电路的用户设计中的所述电路行中的单个电路行的功能由所述电路行中的所述第三电路行的所述第一部分和所述电路行中的所述第四电路行的所述第二部分执行,并且其中,所述电路行中的所述第三电路行和所述第四电路行是不同的电路行。
6.如权利要求1所述的集成电路,还包括:
多路复用器电路,其中,每个所述电路行中的一个所述多路复用器电路能够被配置为将来自所述电路行中的三个相邻电路行中的三条导线中的任一导线的信号穿过所述第一区域与所述第二区域之间的边界提供给所述电路行中的包含该多路复用器电路的一个电路行中的电路块。
7.如权利要求1所述的集成电路,还包括:
多路复用器电路,其中,每个所述电路行中的两个所述多路复用器电路能够被配置为将来自所述电路行中的三个相邻电路行中的三条导线中的任一导线的信号穿过所述第一区域与所述第二区域之间的边界提供给所述电路行中的一个电路行中的电路块。
8.如权利要求1所述的集成电路,其中,所述集成电路是可编程逻辑集成电路,并且所述电路行中的每个电路行均包括可编程逻辑电路块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711163140.0/1.html,转载请声明来源钻瓜专利网。