[发明专利]一种基于FDD-LTE系统的同步方法在审
| 申请号: | 201711098041.9 | 申请日: | 2017-11-09 |
| 公开(公告)号: | CN109769294A | 公开(公告)日: | 2019-05-17 |
| 发明(设计)人: | 蔡姗姗;何苏勤;王凌枫 | 申请(专利权)人: | 北京化工大学 |
| 主分类号: | H04W56/00 | 分类号: | H04W56/00;H04L27/26 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 100029 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 主同步信号检测 辅同步信号 频偏估计 同步过程 帧头 同步信号检测 同步信号提取 低通滤波器 时域互相关 主同步信号 低复杂度 关键技术 计算数据 结果计算 频分双工 奇偶序列 同步信号 资源消耗 降采样 数据帧 物理层 检测 滤波 算法 延时 量化 改进 分析 研究 | ||
1.一种基于FDD-LTE系统的同步方法,该方法由滤波器设计、主同步信号检测、频偏估计与补偿、辅同步信号检测、计算数据帧头五部分组成,其具体实现如下:
1.1在MATLAB中计算出主同步信号的时域数据,16倍降采样后存入FPGA内部;滤波后的两路I、Q数据,进行延时与16倍降采样,再与本地存储的64点主同步序列进行互相关计算,完成复数乘法、累加、求幅值等操作,得到一组互相关序列,并计算出序列峰值,进而判断出主同步信号所在位置;
1.2利用上述过程中得到的主同步信号进行频偏估计,将接收到的主同步序列与本地序列进行共轭相乘,得到新的序列;新序列前32点数据与后32点数据再进行共轭相乘与累加,提取出频率偏移;根据频率偏移对接收到的辅同步信号进行补偿,使辅同步检测更加精确;
1.3根据1.2中所得主同步信号位置,推算出辅同步信号的位置,将辅同步信号变换到频域得到62点数据;根据生成公式,在本地存储所需扰码序列;使用扰码序列对偶序列解扰,得到新的序列,再将新序列与本地参考序列进行互相关,计算出最大值的下标i0;根据得到的i0生成扰码序列对辅同步奇序列进行解扰,再将新序列与本地参考序列进行互相关,计算出最大值的下标i1;通过比较i0与i1的大小,确定出辅同步信号所在时隙。
1.4完成主辅同步信号检测后,根据帧结构计算出下一帧的帧头,以保证输出为完整的数据帧,实现系统的同步。
2.根据权利要求1所述的基于FDD-LTE系统的同步方法,其特征在于:前述1.2中,通过对主同步检测算法以及对PFGA硬件特性进行分析,进一步描述如下:
2.1对接收到的数据进行16倍延时降采样,相对于直接进行降采样,每一个数据都会参与计算;
2.2互相关运算采用二叉树流水线处理结构;
2.3互相关序列峰值检测时,采用阈值和遍历最大值相结合的方法。
3.根据权利要求1所述的基于FDD-LTE系统的同步方法,其特征在于:前述1.3中,共轭相乘与累加,同样采用基于二叉树流水线的处理结构,计算三角函数值时,使用CORDIC IP核,用迭代的方式解三角方程。
4.根据权利要求1所述的基于FDD-LTE系统的同步方法,其特征在于:前述1.4中,根据辅同步信号的生成公式对辅同步序列进行1bit量化,同时对偶序列和奇序列分开检测,整个检测过程使用状态机控制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京化工大学,未经北京化工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711098041.9/1.html,转载请声明来源钻瓜专利网。





