[发明专利]存储器控制器以及包括该存储器控制器的存储器系统在审
申请号: | 201711078396.1 | 申请日: | 2017-11-06 |
公开(公告)号: | CN108062280A | 公开(公告)日: | 2018-05-22 |
发明(设计)人: | 金贤植 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F12/1009 | 分类号: | G06F12/1009 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 万里晴 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 控制器 以及 包括 系统 | ||
1.一种存储器控制器,包括:
存储器,存储包括闪速存储器的物理页号和与所述物理页号对应的逻辑页号的闪存转换层映射表;
中央处理单元,访问与逻辑页号对应的逻辑地址被分配到的存储器映射地址空间;以及
逻辑页号转换器,从所述中央处理单元接收所述逻辑地址、提取对应于所述逻辑地址的逻辑页号、从所述存储器读取对应于所提取的逻辑页号的闪存转换层映射表、提取对应于所提取的逻辑页号的物理页号、以及将所提取的物理页号发送至所述中央处理单元。
2.如权利要求1所述的存储器控制器,其中所述逻辑页号转换器包括:
逻辑页号提取器,其提取对应于所接收的逻辑地址的逻辑页号;
闪存转换层映射地址生成器,其通过使用所述所提取的逻辑页号来生成闪存转换层映射地址,其中经由所述闪存转换层映射地址来访问在所述存储器中所存储的所述闪存转换层映射表;以及
解包器/打包器,其从所述存储器接收对应于所生成的闪存转换层映射地址的所述闪存转换层映射表并且提取所述物理页号。
3.如权利要求2所述的存储器控制器,进一步包括:
高速缓存,暂时存储由所述闪存转换层映射地址生成器生成的所述闪存转换层映射地址和从所述存储器接收的所述闪存转换层映射表。
4.如权利要求3所述的存储器控制器,其中响应于相同的逻辑地址不止一次被接收,所述逻辑页号转换器通过使用在所述高速缓存中所存储的所述闪存转换层映射表来提供随后所接收的逻辑地址的所述物理页号。
5.如权利要求2所述的存储器控制器,其中响应于所述物理页号被修改,所述解包器/打包器通过打包经修改的物理页号来生成新的闪存转换层映射表。
6.如权利要求1所述的存储器控制器,其中所述存储器映射地址空间包括与所述逻辑页号对应的逻辑地址被分配到的第一扇区和用于访问被包括在所述存储器控制器中的动态随机存取存储器的逻辑地址被分配到的第二扇区。
7.如权利要求6所述的存储器控制器,其中
响应于所述动态随机存取存储器被访问,使用被分配至所述第二扇区的逻辑地址,以及
响应于所述闪速存储器被访问,使用被分配至所述第一扇区的逻辑地址。
8.如权利要求1所述的存储器控制器,其中所述逻辑页号与所述物理页号一对一地对应。
9.如权利要求1所述的存储器控制器,其中加载指令或者存储指令与逻辑地址一起被使用来执行用于调用闪速存储器的物理页号的访问操作。
10.一种存储器系统包括:
闪速存储器,存储数据;以及
存储器控制器,控制所述闪速存储器,
其中所述存储器控制器包括:
存储器,其存储包括所述闪速存储器的物理页号和与所述物理页号对应的逻辑页号的闪存转换层映射表,
逻辑页号转换器,其接收存储所述逻辑页号的存储器映射地址空间的逻辑地址,以及
其中所述存储器系统通过使用加载指令或者存储指令来调用所述闪速存储器的物理页号、和所述逻辑页号。
11.如权利要求10所述的存储器系统,其中
所述闪速存储器包括固件,其包括所述加载指令或者所述存储指令,以及
所述存储器系统进一步包括中央处理单元中央处理单元,其从所述闪速存储器加载所述加载指令或者所述存储指令,并且通过使用所述逻辑地址来执行访问操作。
12.如权利要求11所述的存储器系统,其中以汇编语言配置用于所述访问操作的访问指令并且所述访问指令被存储在被包括在所述中央处理单元中的存储器中或者被存储在所述固件中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711078396.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:车辆下部结构
- 下一篇:感光构件单元和电子照相图像形成设备