[发明专利]GOA电路有效
申请号: | 201711010220.2 | 申请日: | 2017-10-25 |
公开(公告)号: | CN107689205B | 公开(公告)日: | 2019-12-24 |
发明(设计)人: | 石龙强;陈书志 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 44265 深圳市德力知识产权代理事务所 | 代理人: | 林才桂;刘巍 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | goa 电路 | ||
本发明涉及一种GOA电路。该GOA电路的第N级GOA电路单元的信号放大电路部分包括:第一放大电路薄膜晶体管(T1)栅极连接直流高电位(VGH),源极和漏极连接第一放大电路节点(S(N))和直流高电位(VGH);第二放大电路薄膜晶体管(T2)栅极连接第N级内部信号输出点(G(N)_in),源极和漏极连接第一放大电路节点(S(N))和直流低电位(VSS);第三放大电路薄膜晶体管(T3)栅极连接直流高电位(VGH),源极和漏极连接第N级外部信号输出点(G(N)_out)和直流高电位(VGH);第四放大电路薄膜晶体管(T4)栅极连接第一放大电路节点(S(N)),源极和漏极连接第N级外部信号输出点(G(N)_out)和直流低电位(VSS)。本发明可以改善GOA栅极输出波形和降低功耗。
技术领域
本发明涉及显示技术领域,尤其涉及一种GOA电路。
背景技术
GOA(Gate Driver on Array,阵列基板行驱动)技术有利于显示屏行驱动(gatedriver)侧窄边框的设计和成本的降低,得到广泛地应用和研究。
图1为现有一种GOA电路的一级GOA电路单元示意图,GOA电路一般包括级联的多个GOA电路单元,设N为自然数,第N级GOA电路单元连接第N级信号输出点G(N),负责输出第N行水平扫描信号。各级GOA电路单元所需信号是从系统端的电平移位(Level shift)单元给入。
图2所示为图1中GOA电路单元所需信号和重要节点的波形和电压的波形。STV是起始信号,用于输入最初一级的GOA电路单元进行启动;CK,XCK是信号相位完全相反的高频交流电,这些信号的高低电位分别是28V,﹣5V,当采用正反向扫描驱动方式时会分别用到此两个相位相反的时钟信号CK和XCK;VSS表示直流低电位,输入低压直流电,电位为-5V。
另一方面,目前的IGZO(铟镓锌氧化物)-TFT(薄膜晶体管)具有高的迁移率,和良好的器件稳定性等优点。
发明内容
因此,本发明的目的在于提供一种GOA电路,将电平移位功能集成到GOA电路上。
为实现上述目的,本发明提供了一种GOA电路,包括级联的多个GOA电路单元,设N为自然数,第N级GOA电路单元包括GOA电路部分和信号放大电路部分,该GOA电路部分设有第N级内部信号输出点并通过该内部信号输出点连接该信号放大电路部分,该信号放大电路部分包括:
第一放大电路薄膜晶体管,其栅极连接直流高电位,源极和漏极分别连接第一放大电路节点和直流高电位;
第二放大电路薄膜晶体管,其栅极连接第N级内部信号输出点,源极和漏极分别连接第一放大电路节点和直流低电位;
第三放大电路薄膜晶体管,其栅极连接直流高电位,源极和漏极分别连接第N级外部信号输出点和直流高电位;
第四放大电路薄膜晶体管,其栅极连接第一放大电路节点,源极和漏极分别连接第N级外部信号输出点和直流低电位。
其中,所述GOA电路基于IGZO-TFT制造。
其中,所述GOA电路部分包括:
第一薄膜晶体管,其栅极连接第N-1级内部信号输出点,源极和漏极分别连接第一节点和第N-1级内部信号输出点;
第二薄膜晶体管,其栅极连接第一节点,源极和漏极分别连接时钟信号和第N级内部信号输出点;
第三薄膜晶体管,其栅极连接第N+1级内部信号输出点,源极和漏极分别连接第N级内部信号输出点和直流低电位;
第四薄膜晶体管,其栅极连接第N+1级内部信号输出点,源极和漏极分别连接第一节点和直流低电位;
第五薄膜晶体管,其栅极连接第二节点,源极和漏极分别连接第N级内部信号输出点和直流低电位;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711010220.2/2.html,转载请声明来源钻瓜专利网。