[发明专利]一种IRIG-B直流码编解码装置的编解码方法有效

专利信息
申请号: 201710908578.0 申请日: 2016-01-28
公开(公告)号: CN107566071B 公开(公告)日: 2019-04-16
发明(设计)人: 陈伟;王宇;王世臣;范兴民;陈仿杰;孟宪伟;范晓东;廖芹;赵娟 申请(专利权)人: 安徽四创电子股份有限公司
主分类号: H04J3/06 分类号: H04J3/06;H04L1/24;G06F13/16;G06F15/78
代理公司: 合肥和瑞知识产权代理事务所(普通合伙) 34118 代理人: 王挺
地址: 230088 安徽省合肥*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 irig 直流 解码 装置 方法
【权利要求书】:

1.一种IRIG-B直流码编解码装置的编解码方法,其特征在于:所述IRIG-B直流码编解码装置包括时间接收模块(10)、IRIG-B码输出模块(20)、IRIG-B码接收模块(30)、时间输出模块(40)、编解码模块(50)、以及恒温晶振(60),所述编解码模块(50)的信号输入端接收分别来自时间接收模块(10)、恒温晶振(60)、IRIG-B码接收模块(30)的TOD时间和秒脉冲、同步频率、IRIG-B直流码,编解码模块(50)的信号输出端输出IRIG-B直流码、TOD时间和秒脉冲分别至IRIG-B码输出模块(20)、时间输出模块(40)的信号输入端;

所述编解码模块(50)包括片上系统控制器,所述片上系统控制器内部集成时钟产生模块Clock、FPGA调制单元、FPGA解调单元、ARM微处理器系统MSS;

所述时钟产生模块Clock接收分别来自时间接收模块(10)、恒温晶振(60)的秒脉冲、同步频率,所述时钟产生模块Clock的信号输出端连接FPGA调制单元、FPGA解调单元、ARM微处理器系统MSS的信号输入端,所述FPGA调制单元的输入端输入秒脉冲,所述ARM微处理器系统MSS接收来自时间接收模块(10)的TOD时间,ARM微处理器系统MSS用于对TOD时间进行编码、并将编码后的TOD时间送入FPGA调制单元中进行调制得到同步的IRIG-B直流码,所述FPGA调制单元输出IRIG-B直流码至IRIG-B码输出模块(20)的信号输入端;

所述FPGA解调单元接收来自IRIG-B码接收模块(30)的IRIG-B直流码,FPGA解调单元用于对IRIG-B直流码进行解调,并将解码后的IRIG-B直流码送入ARM微处理器系统MSS中进行解码,得到同步的TOD时间和秒脉冲,所述ARM微处理器系统MSS、FPGA解调单元分别输出TOD时间、秒脉冲至时间输出模块(40)的信号输入端;

所述FPGA调制单元包括码流接收模块Reg_wrp、第一RAM读写模块TPSRAM_1、第二RAM读写模块TPSRAM_0、以及第一读写控制模块Out_TPCtrl;所述码流接收模块Reg_wrp接收来自ARM微处理器系统MSS编码后的TOD时间,所述码流接收模块Reg_wrp的信号输出端连接第一读写控制模块Out_TPCtrl、第一RAM读写模块TPSRAM_1、第二RAM读写模块TPSRAM_0的信号输入端,所述第一读写控制模块Out_TPCtrl用于控制第一RAM读写模块TPSRAM_1和第二RAM读写模块TPSRAM_0的读写操作,所述第一RAM读写模块TPSRAM_1、第二RAM读写模块TPSRAM_0的输出端均连接二选一选择器MX2的信号输入端,所述二选一选择器MX2的信号输出端输出IRIG-B直流码至IRIG-B码输出模块(20)的信号输入端;

所述FPGA解调单元包括码元识别模块EleDetect、解码模块Decode、第三RAM读写模块TPSRAM_3、第四RAM读写模块TPSRAM_4、第二读写控制模块RAMCtrl和码流发送模块RAMapb;所述码元识别模块EleDetect接收来自IRIG-B码接收模块(30)的IRIG-B直流码,码元识别模块EleDetect的信号输出端连接解码模块Decode、第二读写控制模块RAMCtrl的信号输入端,所述第二读写控制模块RAMCtrl用于控制第三RAM读写模块TPSRAM_3和第四RAM读写模块TPSRAM_4的读写操作,所述第三RAM读写模块TPSRAM_3、第四RAM读写模块TPSRAM_4的输出端均连接码流发送模块RAMapb的信号输入端,所述码流发送模块RAMapb用于将解码后的IRIG-B直流码送入ARM微处理器系统MSS中进行解码;

所述编解码方法包括根据IRIG-B直流码协议,将所述IRIG-B直流码对应的每1ms视为1bit,有脉宽为高电平1,否则为低电平0,则IRIG-B直流码中三种码元“P”、“1”和“0”分别用二进制数据表示为1111111100、1111100000和1100000000,则一帧IRIG-B直流码为100码元即为1000bit的二进制码流;

所述解码模块Decode的信号输出端连接第二读写控制模块RAMCtrl、第三RAM读写模块TPSRAM_3和第四RAM读写模块TPSRAM_4的信号输入端。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽四创电子股份有限公司,未经安徽四创电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710908578.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top