[发明专利]一种提高矢量网络分析仪数据传输速率的系统及方法有效
申请号: | 201710742036.0 | 申请日: | 2017-08-25 |
公开(公告)号: | CN107562672B | 公开(公告)日: | 2020-02-14 |
发明(设计)人: | 杨明飞;年夫顺;梁胜利;刘丹;袁国平;李明太;赵立军;庄志远 | 申请(专利权)人: | 中国电子科技集团公司第四十一研究所 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;H04L5/14;H04L29/08 |
代理公司: | 37221 济南圣达知识产权代理有限公司 | 代理人: | 董雪 |
地址: | 266555 山东省*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 提高 矢量 网络分析 数据传输 速率 系统 方法 | ||
1.一种提高矢量网络分析仪数据传输速率的系统,其特征在于,包括:CPU模块、DSP模块和FPGA模块;所述DSP模块与FPGA模块连接,所述CPU模块通过PCIE总线链路分别与DSP模块和FPGA模块实现全双工的高速数据通信;
所述FPGA模块接收数字中频信号并进行数字信号处理,并将处理结果传送至DSP模块,所述DSP模块对数字信号处理结果进行浮点运算;
所述CPU模块根据用户需求以及CPU内的线程调度,判断需要访问的PCIE设备是DSP模块还是FPGA模块,然后通过PCIE总线对需要访问的PCIE设备进行快速访问。
2.如权利要求1所述的一种提高矢量网络分析仪数据传输速率的系统,其特征在于,所述DSP模块和FPGA模块均包括:存储单元,具体为片内RAM以及片外的DDR3内存条;所述DDR3内存条分别用来存取DSP模块和FPGA模块各自的数据处理结果以及中间变量。
3.如权利要求1所述的一种提高矢量网络分析仪数据传输速率的系统,其特征在于,所述DSP模块与FPGA模块之间通过Rapid IO总线和通用可编程的GPIO接口连接。
4.如权利要求1所述的一种提高矢量网络分析仪数据传输速率的系统,其特征在于,所述CPU模块访问DSP模块时,由DSP模块对接收到的CPU命令进行解析译码并执行相应的操作,包括:读取DSP模块DDR3内存条数据或者向FPGA模块发送扫描控制指令和/或任务调度指令。
5.如权利要求1所述的一种提高矢量网络分析仪数据传输速率的系统,其特征在于,所述CPU模块访问FPGA模块时,由FPGA模块对接收到的CPU命令进行解析译码并执行相应的操作,包括:读取FPGA模块DDR3内存条数据或者对其他电路功能模块实施控制。
6.一种如权利要求1所述的提高矢量网络分析仪数据传输速率系统的工作方法,其特征在于,包括以下步骤:
A1)系统初始化;
A2)FPGA模块接收中频信号并进行数字信号处理,对处理结果和中间变量进行存储,并将处理结果传送至DSP模块;
A3)DSP模块接收FPGA模块处理结果并进行浮点运算,对运算结果和中间变量进行存储;
A4)CPU模块根据用户交互界面得知用户需求,根据线程调度判断出需要访问的PCIE设备,并通过PCIE总线对其进行访问;
A5)被访问的PCIE设备对CPU模块的指令进行解析译码,并执行相应的操作;
A6)PCIE设备将访问结果通过PCIE总线传送给CPU模块,由CPU模块进行深度计算并显示测量曲线。
7.如权利要求6所述的一种提高矢量网络分析仪数据传输速率系统的工作方法,其特征在于,所述步骤A2具体为:
A201)FPGA模块接收来自模数转换器的数字中频信号;
A202)对数字中频信号进行下变频、FIR滤波数字信号处理;
A203)将数字信号处理结果和中间变量存入FPGA模块内部的DDR3内存条,并通过RapidIO总线转发给DSP模块。
8.如权利要求6所述的一种提高矢量网络分析仪数据传输速率系统的工作方法,其特征在于,所述步骤A4具体为:
A401)CPU模块通过基于windows操作系统的用户交互界面得知用户需求;
A402)根据CPU的线程调度判断出需要访问的PCIE设备是DSP模块还是FPGA模块;
A403)通过PCIE总线对DSP模块或者FPGA模块进行访问。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710742036.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:通讯总线供电电路
- 下一篇:一种应用于嵌入处理器总线协议转换桥接装置