[发明专利]像素单元电路、驱动方法、像素电路和显示装置在审
申请号: | 201710655886.7 | 申请日: | 2017-08-03 |
公开(公告)号: | CN107424569A | 公开(公告)日: | 2017-12-01 |
发明(设计)人: | 玄明花;陈小川;杨盛际 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/3258 | 分类号: | G09G3/3258 |
代理公司: | 北京银龙知识产权代理有限公司11243 | 代理人: | 许静,刘伟 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 单元 电路 驱动 方法 显示装置 | ||
1.一种像素单元电路,其特征在于,包括发光元件、驱动晶体管、数据写入单元和存储电容单元,其中,
所述驱动晶体管的漏极与高电平输入端连接,所述驱动晶体管的源极与所述发光元件的第一端连接;所述驱动晶体管为n型晶体管;
所述数据写入单元分别与数据线、栅线和所述驱动晶体管的栅极连接,用于在所述栅线的控制下,控制导通或断开所述数据线与所述驱动晶体管的栅极之间的连接;
所述存储电容单元的第一端与所述驱动晶体管的栅极连接,所述存储电容单元的第二端与参考电压输入端连接;
所述发光元件的第二端与低电平输入端连接。
2.如权利要求1所述的像素单元电路,其特征在于,还包括复位单元;
所述复位单元分别与复位端、参考电压输入端和所述驱动晶体管的栅极连接,用于在所述复位端的控制下,控制导通或断开所述驱动晶体管的栅极与所述参考电压输入端之间的连接。
3.如权利要求2所述的像素单元电路,其特征在于,所述复位单元包括:复位晶体管,栅极与所述复位端连接,第一极与所述驱动晶体管的栅极连接,第二极与所述参考电压输入端连接;所述复位晶体管为n型晶体管或p型晶体管。
4.如权利要求1至3中任一权利要求所述的像素单元电路,其特征在于,所述栅线包括第一栅线和第二栅线;
所述数据写入单元包括:
第一数据写入晶体管,栅极与所述第一栅线连接,第一极与所述数据线连接,第二极与所述驱动晶体管的栅极连接;以及,
第二数据写入晶体管,栅极与所述第二栅线连接,第一极与所述驱动晶体管的栅极连接,第二极与所述数据线连接;
所述第一数据写入晶体管为n型晶体管,所述第二数据写入晶体管为p型晶体管。
5.如权利要求4所述的像素单元电路,其特征在于,所述第一数据写入晶体管的阈值电压与所述第二数据写入晶体管的阈值电压的绝对值相等。
6.如权利要求4所述的像素单元电路,其特征在于,所述存储电容单元包括:存储电容,第一端与所述驱动晶体管的栅极连接,第二端与所述参考电压输入端连接。
7.如权利要求4所述的像素单元电路,其特征在于,所述发光元件包括有机发光二极管;所述有机发光二极管的阳极为所述发光元件的第一端,所述有机发光二极管的阴极为所述发光元件的第二端。
8.一种像素单元电路的驱动方法,应用于如权利要求1至7中任一权利要求所述的像素单元电路,其特征在于,所述像素单元电路的驱动方法包括:在每一显示周期,
在发光阶段,在栅线的控制下,数据写入单元控制导通数据线与所述驱动晶体管的栅极之间的连接,以使得驱动晶体管工作于恒流区,驱动晶体管驱动发光元件发光,所述驱动晶体管的源极电压随着所述驱动晶体管的栅极电位变化而变化。
9.如权利要求8所述的像素单元电路的驱动方法,其特征在于,每一显示周期在所述发光阶段之间还包括复位阶段,所述像素单元电路的驱动方法还包括:在每一显示周期,
在所述复位阶段,数据写入单元在所述栅线的控制下控制断开所述数据线与所述驱动晶体管的栅极之间的连接,复位单元在复位端的控制下控制导通所述驱动晶体管的栅极与所述参考电压输入端之间的连接;
在所述发光阶段,复位单元在复位端的控制下控制断开所述驱动晶体管的栅极与所述参考电压输入端之间的连接。
10.如权利要求9所述的像素单元电路的驱动方法,其特征在于,所述参考电压输入端用于输入参考电压;
所述参考电压与所述驱动晶体管的阈值电压的差值小于低电平输入端输入的低电平与发光元件的起亮电压的和值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710655886.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种检具结构
- 下一篇:一种大比例尺测图棱镜杆