[发明专利]二乘二取二系统同步方法及计算机设备在审
申请号: | 201710557070.0 | 申请日: | 2017-07-10 |
公开(公告)号: | CN109240974A | 公开(公告)日: | 2019-01-18 |
发明(设计)人: | 余佳健;王发平;其他发明人请求不公开姓名 | 申请(专利权)人: | 比亚迪股份有限公司 |
主分类号: | G06F15/163 | 分类号: | G06F15/163;G06F13/12 |
代理公司: | 北京清亦华知识产权代理事务所(普通合伙) 11201 | 代理人: | 张润 |
地址: | 518118 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 二乘二取二系统 通信通道 计算机设备 确认消息 同步消息 同步状态 发送 返回 通信 申请 安全 | ||
本申请提出一种二乘二取二系统同步方法及计算机设备,其中,所述系统中包含第一子系和第二子系,且所述第一子系与所述第二子系的性能相同,该方法包括:第一子系在确定自身当前为主系时,通过与所述第二子系间的第一通信通道发送同步消息;若通过所述第一通信通道,获取到所述第二子系返回的确认消息,则确定所述第一子系与所述第二子系处于同步状态。通过利用系统中的第一子系和第二子系间的第一通信通道进行通信,实现了二乘二取二系统的同步,实现方式简单、安全,可靠性高。
技术领域
本申请涉及电子信息技术领域,尤其涉及一种二乘二取二系统同步方法及计算机设备。
背景技术
随着电子信息技术的发展,在安全控制领域,安全计算机系统被广泛应用,以实现数据安全、可靠的传输和处理。常见的安全计算机系统架构包括二取二、三取二、二乘二取二等,其中,二乘二取二系统因其具有较好的安全控制性能而得到了广泛应用。而双系之间的同步作为二乘二取二系统的核心因素,对于二乘二取二系统具有重要的意义。
现有的二乘二取二系统,如图1所示,包括两个二取二系统,分别为主系和备系。每个二取二系统的CPU1和CPU2之间,及主系和备系之间,采用双端口随机存储器(dual-portrandom access memory,简称DPRAM)的共享内存进行数据传输,以实现同步。以主系的CPU1与CPU2之间的同步为例,CPU1向DPRAM中写入数据,同时CPU2从DPRAM中读取数据,在CPU2从DPRAM中读取的数据,与其本身的数据相同时,则可以确定CPU1和CPU2同步。
上述方式,由于每个二取二系统的CPU1和CPU2,及主系和备系分别同时对DPRAM进行数据的写入及读取,这就导致了对DPRAM的同一片内存的读写操作复杂度高,且由于需要处理较多的读写冲突,容易出现故障,安全性和可靠性低。
发明内容
本申请旨在至少在一定程度上解决相关技术中的技术问题之一。
为此,本申请的第一个目的在于提出一种二乘二取二系统同步方法,通过利用系统中的第一子系和第二子系间的第一通信通道进行通信,实现了二乘二取二系统的同步,实现方式简单、安全,可靠性高。
本申请的第二个目的在于提出一种计算机设备。
本申请的第三个目的在于提出一种计算机可读存储介质。
为达上述目的,本申请第一方面实施例提出了一种二乘二取二系统同步方法,所述系统中包含第一子系和第二子系,且所述第一子系与所述第二子系的性能相同,所述方法包括:
第一子系在确定自身当前为主系时,通过与所述第二子系间的第一通信通道发送同步消息;
若通过所述第一通信通道,获取到所述第二子系返回的确认消息,则确定所述第一子系与所述第二子系处于同步状态。
在第一方面的一种可能的实现形式中,所述同步消息中包含时钟信息与任务信息;
所述确定所述第一子系与所述第二子系处于同步状态,包括:
确定所述第二子系与所述第一子系处于时钟同步和任务同步状态。
在第一方面的另一种可能的实现形式中,所述同步消息中包含处理数据;
所述确定所述第一子系与所述第二子系处于同步状态,包括:
确定所述第二子系与所述第一子系处于数据同步状态。
在第一方面的另一种可能的实现形式中,所述确定所述第二子系与所述第一子系处于数据同步状态之后,还包括:
更新所述第一子系中的同步标识。
在第一方面的另一种可能的实现形式中,所述通过与所述第二子系间的第一通信通道发送同步消息之后,还包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于比亚迪股份有限公司,未经比亚迪股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710557070.0/2.html,转载请声明来源钻瓜专利网。