[发明专利]锁相回路和分频器有效
| 申请号: | 201710474840.5 | 申请日: | 2017-06-21 |
| 公开(公告)号: | CN107294531B | 公开(公告)日: | 2020-09-11 |
| 发明(设计)人: | 周永奇;王晓光;李颿 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
| 主分类号: | H03L7/18 | 分类号: | H03L7/18;H03L7/197 |
| 代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 徐协成 |
| 地址: | 201203 上海市张*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 回路 分频器 | ||
1.一种锁相回路,包括:
差异积分调制器,接收输入信号;
译码器,耦接上述差异积分调制器,产生分频比的整数位以及该分频比的小数位;以及
分频器,耦接上述译码器,接收上述分频比的整数位和上述分频比的小数位,且根据控制信号切换至整数分频模式或小数分频模式,
其中上述分频器包括:
整数分频器,接收上述分频比的整数位;以及
分频器时钟产生电路,接收上述分频比的小数位以及上述控制信号,
当该分频器切换至上述整数分频模式时,上述分频器时钟产生电路是部分致能状态;以及
当该分频器切换至上述小数分频模式时,上述分频器时钟产生电路是完全致能状态。
2.如权利要求1所述的锁相回路,其中上述译码器包括:
第一译码器,包括乘法电路,耦接上述差异积分调制器,产生上述差异积分调制器的该输入信号;以及
第二译码器,包括与上述乘法电路对应的除法电路,耦接上述差异积分调制器、接收上述差异积分调制器的输出信号,以及产生上述分频比的整数位和上述分频比的小数位。
3.如权利要求1所述的锁相回路,中有2n-1个相位间隔为2π/2n-1的时钟信号输入上述分频器时钟产生电路,n为自然数;
当上述分频比的小数位是第一信号,上述分频器时钟产生电路的输出时钟信号自2n-1个相位间隔为2π/2n-1的时钟信号中的第一时钟信号切换到第二时钟信号;以及
当上述分频比的小数位是第二信号,上述分频器时钟产生电路的输出时钟信号自2n-1个相位间隔为2π/2n-1的时钟信号中的第一时钟信号切换到第二时钟信号,再自该第二时钟信号切换到该第一时钟信号。
4.一种分频器,包括:
整数分频器,接收分频比的整数位;以及
分频器时钟产生电路,耦接至上述整数分频器,以及接收分频比的小数位和控制信号,
其中上述分频器时钟产生电路,根据上述控制信号切换该分频器至整数分频模式或小数分频模式,
当该分频器切换至上述整数分频模式时,上述分频器时钟产生电路是部分致能状态;以及
当该分频器切换至上述小数分频模式时,上述分频器时钟产生电路是完全致能状态。
5.如权利要求4所述的分频器,其中有2n-1个相位间隔为2π/2n-1的时钟信号输入上述分频器时钟产生电路,n为自然数;
当上述分频比的小数位是第一信号,上述分频器时钟产生电路的输出时钟信号自2n-1个相位间隔为2π/2n-1的时钟信号中的第一时钟信号切换到第二时钟信号;以及
当上述分频比的小数位是第二信号,上述分频器时钟产生电路的输出时钟信号自2n-1个相位间隔为2π/2n-1的时钟信号中的第一时钟信号切换到第二时钟信号,再自该第二时钟信号切换到该第一时钟信号。
6.一种锁相方法,适用锁相回路,包括:
藉由第一译码器进行乘法操作,产生差异积分调制器的输入信号;
藉由第二译码器接收上述差异积分调制器的输出信号,进行与乘法操作相应的除法操作,产生分频比的整数位以及分频比的小数位;
传送上述分频比的整数位和上述分频比的小数位至分频器;以及
根据控制信号,决定上述分频器切换至整数分频模式或小数分频模式,
所述锁相方法还包括:
当该分频器切换至上述整数分频模式时,部分致能上述分频器的分频器时钟产生电路;以及
当该分频器切换至上述小数分频模式时,完全致能上述分频器的上述分频器时钟产生电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710474840.5/1.html,转载请声明来源钻瓜专利网。





