[发明专利]低功耗小面积的USB2.0物理层结构在审
| 申请号: | 201710395840.6 | 申请日: | 2017-05-31 |
| 公开(公告)号: | CN107391420A | 公开(公告)日: | 2017-11-24 |
| 发明(设计)人: | 况波 | 申请(专利权)人: | 成都锐成芯微科技股份有限公司 |
| 主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F13/40 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 610041 四川省成都市高新*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 功耗 面积 usb2 物理层 结构 | ||
1.一种低功耗小面积的USB2.0物理层结构,其特征在于:所述低功耗小面积的USB2.0物理层结构包括差分信号输入端、用于检测是否有信号输入的信号检测器、用于接收差分信号输入端输入的差分信号的信号接收器、与所述信号检测器和所述信号接收器相连的多电压比较时钟数据恢复电路、与所述多电压比较时钟数据恢复电路相连的时钟校准单元、与所述时钟校准单元相连的全数字锁相环电路、与所述多电压比较时钟数据恢复电路和所述全数字锁相环电路相连的USB2.0数字逻辑电路、与所述多电压比较时钟数据恢复电路和所述USB2.0数字逻辑电路相连的两个并行转串行电路及与所述两个并行转串行电路相连的驱动电路。
2.根据权利要求1所述的低功耗小面积的USB2.0物理层结构,其特征在于:所述多电压比较时钟数据恢复电路包括串行转并行电路,所述时钟校准单元包括与所述多电压比较时钟数据恢复电路相连的时钟校准电路、与所述时钟校准电路相连的数字控制振荡器及外部晶振。
3.根据权利要求2所述的低功耗小面积的USB2.0物理层结构,其特征在于:所述差分信号输入端分别与所述信号检测器的输入端、所述信号接收器的输入端及所述驱动电路的输出端相连,所述信号检测器的输出端与所述信号接收器的输出端分别与所述多电压比较时钟数据恢复电路相连。
4.根据权利要求3所述的低功耗小面积的USB2.0物理层结构,其特征在于:所述时钟校准单元的数字控制振荡器及外部晶振分别与所述全数字锁相环电路相连,所述USB2.0数字逻辑电路通过USB2.0数字接口与外部控制器相连。
5.根据权利要求1所述的低功耗小面积的USB2.0物理层结构,其特征在于:所述两个并行转串行电路通过模拟8个相位时钟电路来实现。
6.根据权利要求1所述的低功耗小面积的USB2.0物理层结构,其特征在于:所述多电压比较时钟数据恢复电路通过数字低通滤波器来调节频率和相位,实现数据恢复和跟踪。
7.根据权利要求1所述的低功耗小面积的USB2.0物理层结构,其特征在于:所述USB2.0数字逻辑电路实现位填充、非归零反转码并行编码和解码功能以及实现接收时钟和系统时钟之间的同步。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都锐成芯微科技股份有限公司,未经成都锐成芯微科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710395840.6/1.html,转载请声明来源钻瓜专利网。





