[发明专利]一种验证平台和验证方法在审
| 申请号: | 201710389863.6 | 申请日: | 2017-05-27 |
| 公开(公告)号: | CN108959673A | 公开(公告)日: | 2018-12-07 |
| 发明(设计)人: | 韩彬;徐科 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
| 主分类号: | G06F17/50 | 分类号: | G06F17/50 |
| 代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 韩辉峰;李丹 |
| 地址: | 518055 广东省深*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 验证平台 接口转换模块 外部计算机 比对模块 测试指令 内存模块 验证 测试 比对结果 测试数据 高速并行 片上总线 平台配置 协议转换 硬件通信 中断信号 输出 比对 构建 运算 发送 互联 | ||
1.一种验证平台,其特征在于,所述验证平台基于现场可编程门阵列FPGA实现,包括通过片上总线互联的第一接口转换模块、平台配置模块、第一待测IP模块、第一内存模块和比对模块,其中:
所述第一接口转换模块,用于接收外部计算机的第一测试数据并对其进行协议转换,所述第一测试数据包括配置数据、测试用例、第一计算结果和测试指令;将配置数据输出至第一待测IP模块和平台配置模块,将测试用例和第一计算结果输出至第一内存模块,将测试指令输出至第一待测IP模块;接收比对模块的比对结果,并输出至外部计算机;
所述平台配置模块,用于根据接收的配置数据,对自身所属FPGA进行配置;
所述第一待测IP模块,用于根据接收的配置数据,对第一待测IP模块自身进行配置;根据测试指令,从第一内存模块获取测试用例并进行计算,生成第二计算结果,将第二计算结果存储至第一内存模块,产生中断信号并输出至比对模块;
所述比对模块,用于接收到中断信号,从第一内存模块中获取第一计算结果和第二计算结果并进行比对,将比对结果发送至第一接口转换模块;
所述第一内存模块,用于存储测试用例、第一计算结果和第二计算结果。
2.根据权利要求1所述的验证平台,其特征在于,所述片上总线为高级可扩展接口AXI总线。
3.根据权利要求2所述的验证平台,其特征在于,所述第一待测IP模块和所述平台配置模块之间通过高级外围总线APB桥互联。
4.根据权利要求1所述的验证平台,其特征在于,所述第一接口转换模块和所述外部计算机之间为USB接口。
5.一种验证平台,其特征在于,所述验证平台基于现场可编程门阵列FPGA实现,包括通过片上总线互联的第二接口转换模块、平台配置模块、第二待测IP模块和第二内存模块,其中:
所述第二接口转换模块,用于接收外部计算机的第二测试数据并对其进行协议转换,所述第二测试数据包括配置数据、测试用例和测试指令;将配置数据输出至第二待测IP模块和平台配置模块,将测试用例输出至第二内存模块,将测试指令输出至第二待测IP模块;接收第二待测IP模块的中断信号和第二计算结果,将第二计算结果输出至外部计算机;
所述平台配置模块,用于根据接收的配置数据,对自身所属FPGA进行配置;
所述第二待测IP模块,用于根据接收的配置数据,对第二待测IP模块自身进行配置;根据测试指令,从第二内存模块获取测试用例并进行计算,生成第二计算结果,将第二计算结果输出至第二接口转换模块,产生中断信号并输出至第二接口转换模块;
所述第二内存模块,用于存储测试用例。
6.一种验证方法,其特征在于,包括:
FPGA验证平台接收外部计算机的第一测试数据并对其进行协议转换,所述第一测试数据包括配置数据、测试用例、第一计算结果和测试指令;
FPGA验证平台根据接收的配置数据对自身和自身包含的待测IP进行配置,将测试用例和第一计算结果写入内存,将测试指令发送至待测IP;
FPGA验证平台接收待测IP生成的中断信号和待测IP根据测试用例及测试指令进行计算生成的第二计算结果,将第二计算结果与第一计算结果进行比对,将比对结果发送至外部计算机。
7.根据权利要求6所述的验证方法,其特征在于,所述FPGA验证平台对所述第一测试数据进行协议转换,具体包括:将所述第一测试数据使用的协议转换成高级可扩展接口AXI协议。
8.根据权利要求7所述的验证方法,其特征在于,所述FPGA验证平台通过高级外围总线APB桥对自身和自身包含的待测IP进行配置。
9.根据权利要求6所述的验证方法,其特征在于,所述FPGA验证平台通过USB接口接收所述外部计算机的第一测试数据。
10.一种验证方法,其特征在于,包括:
FPGA验证平台接收外部计算机的第二测试数据并对其进行协议转换,所述第二测试数据包括配置数据、测试用例和测试指令;
FPGA验证平台根据接收的配置数据对自身和自身包含的待测IP进行配置,将测试用例写入内存,将测试指令发送至待测IP;
FPGA验证平台接收待测IP生成的中断信号和待测IP根据测试用例及测试指令进行计算生成的第二计算结果,将第二计算结果发送至外部计算机。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710389863.6/1.html,转载请声明来源钻瓜专利网。





