[发明专利]预处理电路、预处理数据线电压的方法及相关感测电路有效
申请号: | 201710377382.3 | 申请日: | 2017-05-25 |
公开(公告)号: | CN107436732B | 公开(公告)日: | 2020-08-14 |
发明(设计)人: | 洪志豪;王道平;陈翊维;郭裔平;赖淑琳 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 北京市万慧达律师事务所 11111 | 代理人: | 白华胜;王蕊 |
地址: | 中国台湾新竹市*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 预处理 电路 数据线 电压 方法 相关 | ||
本发明提供一种预处理电路、预处理数据线电压的方法及相关感测电路。该预处理电路包含:预充电电路,预充电数据线来调整数据线处的数据线电压,其中数据线耦接到存储设备;以及钳位电路,当数据线电压预充电到使能钳位电路的钳位功能的电平时,钳位数据线电压来产生钳位数据线电压,其中钳位数据线电压比预处理电路的供电电压低,钳位电路包含:反馈电路,根据数据线处的数据线电压反馈一控制电压,且当数据线电压被钳位时降低其直流漏电,其中钳位电路的钳位功能由控制电压控制。本发明的预处理电路、预处理数据线电压的方法及相关感测电路能够降低电路的功耗。
技术领域
本发明大体关于存储设备的数据感测方案,更具体地,是关于具有对数据线(data-line)直流免疫的钳位(clamping)的预处理电路。
背景技术
通常,感测电路用于从存储阵列的存储单元中读取数据。感测电路能够感测一个低电压信号,并放大该低电压信号至高电压信号以待后续处理,该低电压信号代表存在存储单元内的数据比特。感测电路的功耗要尽量低,以达到超低功耗应用的目标。因此,需要一种能应用于各种存储设备的新型低功耗感测机制。
发明内容
因此,本发明为解决集成电路中的感测电路的功耗问题,特提出一种新的预处理电路、预处理数据线电压的方法及相关感测电路。
本发明提供一种预处理电路,预处理代表存储设备的数据输出的数据线电压,该预处理电路包含:预充电电路,预充电数据线来调整该数据线处的该数据线电压,其中该数据线耦接到该存储设备;以及钳位电路,当该数据线电压预充电到使能该钳位电路的钳位功能的电平时,钳位该数据线电压来产生钳位数据线电压,其中该钳位数据线电压比该预处理电路的供电电压低,该钳位电路包含:反馈电路,根据该数据线处的该数据线电压反馈一控制电压,且当该数据线电压被钳位时降低其直流漏电,其中该钳位电路的该钳位功能由该控制电压控制。
本发明另提供一种预处理数据线电压的方法,该数据线电压代表存储设备的数据输出,该方法包含:预充电一数据线来调整该数据线处的该数据线电压,其中该数据线耦接到该存储设备;根据该数据线处的该数据线电压,由反馈电路,反馈一控制电压,其中钳位功能由该控制电压所控制;当该数据线电压被预充电到使能该钳位功能的电平时,钳位该数据线电压来产生钳位数据线电压,其中该钳位数据线电压低于供电电压;以及当该数据线电压被钳位时,控制该反馈电路来降低其直流漏电。
本发明另提供一种根据数据线电压产生感测输出的感测电路,该数据线电压代表存储设备的数据输出,该感测电路包含:预处理电路,钳位一数据线处的该数据线电压来产生钳位数据线电压,其中该数据线耦接到该存储设备,该钳位数据线电压低于该预处理电路的供电电压;以及非对称感测放大器,在该钳位数据线电压产生之后接收该数据线处产生的输入电压,并放大该输入电压来产生该感测输出。
本发明的预处理电路、预处理数据线电压的方法及相关感测电路能够降低电路的功耗。
本发明的这些及其他的目的对于本领域的技术人员来说,在阅读了下述优选实施例的详细说明以后是很容易理解和明白的,所述优选实施例通过多幅图予以揭示。
附图说明
图1显示根据本发明一实施例的存储系统的结构示意图。
图2显示根据本发明一实施例的图1所示的预处理电路106与非对称感测放大器108的电路设计示意图。
图3显示多个信号的时序图。
图4显示多个信号的时序图。
图5显示多个信号的时序图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710377382.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:存储器模块、存储器控制器及相应的控制方法
- 下一篇:加湿器(台式上加水)