[发明专利]基于SPI界面的多内存协作结构在审
| 申请号: | 201710282506.X | 申请日: | 2017-04-26 |
| 公开(公告)号: | CN108804353A | 公开(公告)日: | 2018-11-13 |
| 发明(设计)人: | 洪奇正;阙子敬;黄鹏如 | 申请(专利权)人: | 来扬科技股份有限公司 |
| 主分类号: | G06F13/16 | 分类号: | G06F13/16 |
| 代理公司: | 上海光华专利事务所(普通合伙) 31219 | 代理人: | 徐秋平 |
| 地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 指令编码 内存 备选 控制模块 指令 内存选择 信号冲突 制造成本 协作 传输 | ||
1.一种基于SPI界面的多内存协作结构,其特征在于,包括:
至少一第一内存;
至少一第二内存;以及
控制模块,具有内存选择端口与控制IO埠,其中,所述内存选择端口的设置数量为一个;
所述内存选择端口连接通讯线路的一端,而所述通讯线路的另一端分别连接所述第一内存与所述第二内存,选择致能所述第一内存及所述第二内存;以及
所述控制IO埠,提供复数第一作动指令与复数第二作动指令,所述复数第一作动指令分别传输给所述第一内存,而令所述第一内存进行对应的作动,所述复数第二作动指令分别传输给所述第二内存,而令所述第二内存进行对应的作动,其中,所述复数第一作动指令与复数第二作动指令的指令编码不同。
2.如权利要求1所述的多内存协作结构,其特征在于,所述第一内存为随机存取内存,所述第二内存为非挥发性内存。
3.如权利要求1所述的多内存协作结构,其特征在于,所述第一内存与所述第二内存为非挥发性内存与随机存取内存的其中一个。
4.如权利要求1所述的多内存协作结构,其特征在于,所述第一内存与所述第二内存具有复数个。
5.如权利要求1所述的多内存协作结构,其特征在于,所述第一内存与所述第二内存两者封装于同一多芯片封装结构。
6.如权利要求1所述的多内存协作结构,其特征在于,所述SPI界面为DUAL SPI界面或QUAD SPI界面。
7.一种基于SPI界面的多内存协作结构,其特征在于,包括:
至少一第一内存;
至少一第二内存;以及
控制模块,具有内存选择端口与控制IO埠,其中,所述内存选择端口的设置数量为一个;
所述内存选择端口连接通讯线路的一端,而所述通讯线路的另一端分别连接所述第一内存与所述第二内存,选择致能所述第一内存及所述第二内存;以及
所述控制IO埠,提供第一作动指令与第二作动指令,所述第一作动指令传输给所述第一内存,而令所述第一内存进行对应的作动,所述第二作动指令传输给所述第二内存,而令所述第二内存进行对应的作动,其中,所述第一作动指令具有预选指令编码与备选指令编码,所述第二作动指令具有第二指令编码,所述预选指令编码与备选指令编码不同,所述预选指令编码与所述备选指令编码的其中至少一个与所述第二指令编码不同。
8.如权利要求7所述的多内存协作结构,其特征在于,还包括判断模块,判断所述预选指令编码与所述第二指令编码是否相同,当所述预选指令编码与所述第二指令编码相同时,令所述控制IO端口选择使用备选指令编码作为第一作动指令的指令编码,而传输所述第一作动指令给所述第一内存,使所述第一内存接收所述第一作动指令而进行对应的作动。
9.如权利要求7所述的多内存协作结构,其特征在于,所述控制IO埠还提供第三作动指令,所述第三作动指令用以选择使用预选指令编码或备选指令编码作为第一作动指令的指令编码,而传输所述第一作动指令给所述第一内存,使所述第一内存接收所述第一作动指令而进行对应的作动。
10.如权利要求7所述的多内存协作结构,其特征在于,所述第一内存还包括一记忆模块,用以储存对应于所述第一作动指令的所述预选指令编码与所述备选指令编码的其中一个,并供所述第一内存于接收所述控制IO埠所传输的所述第一作动指令时,自所述记忆模块中择取所述预选指令编码或所述备选指令编码而识别所述第一作动指令,而使所述第一内存进行对应的作动。
11.如权利要求10所述的多内存协作结构,其特征在于,所述记忆模块为选择熔断器或非挥发性内存。
12.如权利要求7所述的多内存协作结构,其特征在于,所述第一内存为随机存取内存,所述第二内存为非挥发性内存。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于来扬科技股份有限公司,未经来扬科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710282506.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:管理安全性集成电路状态的装置及其方法
- 下一篇:存储装置、存取系统及存取方法





