[发明专利]一种对带副载波调制的高频信号进行副载波解码的系统及方法有效
| 申请号: | 201710222311.6 | 申请日: | 2017-04-06 |
| 公开(公告)号: | CN107017879B | 公开(公告)日: | 2021-06-22 |
| 发明(设计)人: | 仝红霞;杨振;陆文斌 | 申请(专利权)人: | 上海航天测控通信研究所 |
| 主分类号: | H03L7/091 | 分类号: | H03L7/091;H03L7/097;H03L7/18 |
| 代理公司: | 上海汉声知识产权代理有限公司 31236 | 代理人: | 胡晶 |
| 地址: | 201109 *** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 载波 调制 高频 信号 进行 解码 系统 方法 | ||
1.一种对带副载波调制的高频信号进行副载波解码的系统,其特征在于,包括功率调整电路、分频器电路、A/D转换器、数字锁相环电路、数字译码电路和显示终端,其中:
所述功率调整电路输入端连接高频信号,输出端连接所述分频器电路,用于对输入端接收到的带有副载波调制信息的高频信号进行功率放大或衰减,使其信号幅度控制在所述分频器电路所需的功率范围内,供后级分频器电路使用;
所述分频器电路输入端连接所述功率调整电路,输出端连接所述A/D转换器,用于将经所述功率调整电路放大或衰减后的高频信号的频率降至20MHz左右带副载频信息的中频信号,作为后级所述数字锁相环电路的参考信号;
所述A/D转换器设置于所述分频器电路和数字锁相环电路之间,用于将所述分频器电路输出的中频信号转换为数字参考信号;
所述数字锁相环电路输入端连接所述A/D转换器,输出端连接所述数字译码电路,用于按照需要检测的高频信号分频后的频率,对本振源的输出频率进行预置,分频后的中频信号与本振源预置信号进行正交下变频、抽取滤波,再经数字鉴相、环路滤波与数字可控振荡器形成完整的数字锁相环路;
所述数字锁相环电路包括预置电路单元、本振源单元、正交下变频单元、滤波器单元、正交混频器单元、积分单元、环路滤波单元、可调振荡器单元,其中:
所述预置电路单元与所述本振源单元连接,用于对所述本振源单元中的本振源频率进行预置,使其频率预置在参考信号附近;
所述正交下变频单元输入端连接所述本振源单元和所述A/D转换器,用于将所述本振源单元输出的本振源预置信号与所述分频器单元输出的分频后的中频信号进行正交下变频;
所述滤波器单元与所述正交下变频单元连接,用于将所述正交下变频单元中正交鉴相后的信号进行低通滤波使其成为零中频信号,所述零中频信号作为后级数字锁相环路的鉴相信号;
所述正交混频器单元、积分单元、环路滤波单元、可调振荡器单元依次连接形成数字锁相环路,所述正交混频器单元输入端连接所述滤波器单元和可调振荡器单元,输出端连接所述数字译码电路和积分单元,所述零中频信号与可调振荡器单元进行相位比较后输出的相位差经环路滤波器单元转换成叠加有交流信号的电平信号,直流电平被送至可调振荡器单元的压控端使输出信号相位发生改变从而生成负反馈环路,最终使得振荡源的相位与输入参考信号同步;
所述数字译码电路输入端连接所述数字锁相环电路,输出端连接所述显示终端,在环路锁定状态下,取出环路鉴相器输出的误差交流信号,与已知频率、预存在数字芯片中的一个或多个副载波信号进行相干滤波,从而实时检测出高频信号中所携带的副载频时序信息,并通过所述显示终端进行显示。
2.根据权利要求1所述的一种对带副载波调制的高频信号进行副载波解码的系统,其特征在于,所述数字译码电路包括若干组串联的相干滤波单元和电平检测单元,所述正交混频器单元输出的交流信号与数字译码电路中的一路或多路已知副载频频率通过所述相干滤波单元进行相干计算,并通过所述电平检测单元进行电平检测,获取某一时刻相应的副载波信息,译码后在所述显示终端进行显示。
3.根据权利要求1所述的一种对带副载波调制的高频信号进行副载波解码的系统,其特征在于,所述分频器电路采用一个或多个分频器串联而成。
4.一种对带副载波调制的高频信号进行副载波解码的方法,其特征在于,包括以下步骤:
步骤1:功率调整电路对输入端接收到的带有副载波调制信息的高频信号进行功率放大或衰减,使其信号幅度控制在分频器电路所需的功率范围内,供后级分频器电路使用;
步骤2:分频器电路采用一个或多个分频器串联,并将经功率调整电路放大或衰减后的高频信号的频率降至20MHz左右带副载频信息的中频信号,作为后级数字锁相环电路的参考信号;
步骤3:数字锁相环电路按照需要检测的高频信号分频后的频率,对本振源的输出频率进行预置,分频后的中频信号与本振源预置信号进行正交下变频、抽取滤波,再经数字鉴相、环路滤波与数字可控振荡器形成完整的数字锁相环路;
步骤4:数字译码电路在环路锁定状态下,取出环路鉴相器输出的误差交流信号,与已知频率、预存在数字芯片中的一个或多个副载波信号进行相干滤波,从而实时检测出高频信号中所携带的副载频时序信息,并通过显示终端进行显示。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航天测控通信研究所,未经上海航天测控通信研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710222311.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:半导体装置及其制造方法
- 下一篇:用于接合的多撞击工艺





