[发明专利]半导体存储装置有效
申请号: | 201710102334.3 | 申请日: | 2017-02-24 |
公开(公告)号: | CN107424648B | 公开(公告)日: | 2021-01-01 |
发明(设计)人: | 加藤光司 | 申请(专利权)人: | 东芝存储器株式会社 |
主分类号: | G11C16/08 | 分类号: | G11C16/08 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 杨林勋 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 存储 装置 | ||
1.一种半导体存储装置,其特征在于具备:
区块解码器,对第1配线输出第1信号,对第2配线输出第2信号;
开关,一端被供给第1电压,另一端连接在所述第1配线,且栅极连接在所述第2配线;
第1晶体管及第2晶体管,在所述第1配线中的所述区块解码器与所述开关的另一端之间的连接位置,将栅极连接在所述第1配线;
第3晶体管及第4晶体管,将具有相互反转的逻辑电平的信号输入至各自的栅极;以及
驱动器,经由所述第3晶体管与所述第1晶体管的一端连接,经由所述第4晶体管与所述第2晶体管的一端连接。
2.根据权利要求1所述的半导体存储装置,其特征在于:
所述开关在所述第1信号为第1逻辑电平的情况下,将所述第2信号经由所述第2配线输入至所述开关的栅极,由此将所述开关的一端与另一端连接,在所述第1信号为第2逻辑电平的情况下,将所述开关的一端与另一端切断。
3.根据权利要求2所述的半导体存储装置,其特征在于:
所述第1信号及所述第2信号具有相互反转的逻辑电平。
4.根据权利要求2所述的半导体存储装置,其特征在于:
所述区块解码器包含:
解码器,根据第3信号的解码结果输出第4信号;
电平移位器,使所述第4信号的电压电平移位而产生所述第1信号;以及
反相器,使所述第4信号反转而产生所述第2信号。
5.根据权利要求1所述的半导体存储装置,其特征在于:
所述第1晶体管及所述第2晶体管隔着存储器单元阵列。
6.根据权利要求1所述的半导体存储装置,其特征在于:
所述连接位置包含连接着所述第1晶体管的栅极的第1连接位置及连接着所述第2晶体管的栅极的第2连接位置,且
所述第1连接位置及所述第2连接位置隔着存储器单元阵列。
7.根据权利要求1所述的半导体存储装置,其特征在于:
所述半导体存储装置具备第1组及第2组,
所述第1组及第2组各自具备所述区块解码器、所述第1晶体管及所述第2晶体管,
所述驱动器经由所述第3晶体管连接在所述第1组的所述第1晶体管的一端及所述第2组的所述第1晶体管的一端,经由所述第4晶体管连接在所述第1组的所述第2晶体管的一端及所述第2组的所述第2晶体管的一端。
8.一种半导体存储装置,其特征在于具备:
区块解码器,对第1配线输出第1信号;
开关,一端被供给第1电压,另一端连接在所述第1配线,且始终连接所述一端与所述另一端;
第1晶体管及第2晶体管,在所述第1配线中的所述区块解码器与所述开关的另一端之间的连接位置,将栅极连接在所述第1配线;
第3晶体管及第4晶体管,将具有相互反转的逻辑电平的信号输入至栅极;以及
驱动器,经由所述第3晶体管与所述第1晶体管的一端连接,经由所述第4晶体管与所述第2晶体管的一端连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东芝存储器株式会社,未经东芝存储器株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710102334.3/1.html,转载请声明来源钻瓜专利网。