[发明专利]时钟信号输入的差分相位调整有效
申请号: | 201710082285.1 | 申请日: | 2017-02-16 |
公开(公告)号: | CN107086867B | 公开(公告)日: | 2021-07-20 |
发明(设计)人: | M·克莱拉;G·恩格尔 | 申请(专利权)人: | 美国亚德诺半导体公司 |
主分类号: | H03M1/06 | 分类号: | H03M1/06 |
代理公司: | 中国贸促会专利商标事务所有限公司 11038 | 代理人: | 陈华成 |
地址: | 美国马*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 信号 输入 相位 调整 | ||
1.一种用于差分时钟相位调整以降低在数据转换器电路的输出的图像杂散的方法,该方法包括:
观察数据转换器电路的输出,其中所述数据转换器电路由具有互相之间理想的相位差的伪差分时钟信号驱动;
基于所观察的输出,估算与理想相位差的偏差;和
基于所估算的偏差,产生第一和第二控制信号以分别控制第一和第二独立可控电路块,其中第一和第二独立可控电路块耦合到分别承载第一和第二平行差分时钟输入信号的对应第一和第二平行信号路径;并且由第一和第二独立可控电路块减少第一和第二平行差分时钟输入信号之间的定时歪斜,其中所述第一和第二平行差分时钟输入信号用于产生伪差分时钟信号。
2.如权利要求1所述的方法,还包括:
基于第一和第二控制信号,改变第一和第二独立可控电路块的阻抗。
3.如权利要求1所述的方法,还包括:
通过使用第一和第二控制信号控制在每个独立可控电路块中的开关电容器组,改变第一和第二独立可控电路块的电容。
4.如权利要求1所述的方法,还包括:
在所观察的输出的输出频谱中提供具有预定峰值的导频音,并同时观察数据转换器电路的输出。
5.如权利要求1所述的方法,其中,在数据转换器电路的正常操作中,观察所述数据转换器电路的输出。
6.如权利要求1所述的方法,其中:
观察数据转换器电路的输出包括:确定在感兴趣的一个或多个频带中的能量的量;
估算偏差包括:测量在所观察的输出中不需要的图像杂散;和
生成第一和第二控制信号包括:确定对应于所述不需要的图像杂散的测量的第一和第二控制信号。
7.如权利要求1所述的方法,其中:
产生第一和第二控制信号包括:改变第一和第二控制信号以递增地减少在反馈控制回路中的所估算的偏差。
8.一种用于减少在数据转换器电路的输出的图像杂散的差分时钟相位调整电路,所述差分时钟相位调整电路包括:
第一和第二可控阻抗块,耦合到分别接收第一和第二差分时钟输入信号的第一和第二差分时钟信号路径,其中第一和第二差分时钟输入信号相对于彼此异相位;
处理电路,用于接收第一和第二差分时钟输入信号,并产生驱动所述数据转换器电路的第一和第二伪差分时钟信号,其中第一和第二伪差分时钟信号相对于彼此异相位;
观察路径,用于观察数据转换器电路的输出;和
反馈控制路径,用于基于所述数据转换器电路的所观察的输出而分别向第一和第二可控阻抗块产生控制信号,以降低第一和第二差分时钟输入信号的定时歪斜。
9.如权利要求8所述的差分时钟相位调整电路,其中,第一和第二可控阻抗块包括具有能够由各自控制信号独立调谐阻抗的开关电容器电路。
10.如权利要求8所述的差分时钟相位调整电路,其中,控制信号分别独立控制第一和第二可控阻抗块的有效阻抗。
11.如权利要求8所述的差分时钟相位调整电路,其中,所述处理电路是用于处理所述第一和第二差分时钟输入信号以产生所述第一和第二伪差分时钟信号的限幅放大器。
12.如权利要求8所述的差分时钟相位调整电路,其中:
该数据转换器包括在第一和第二伪差分时钟信号的上升沿或下降沿独立操作的两个交错变换器;和
两个交错变换器的输出被组合作为数据转换器的输出。
13.如权利要求8所述的差分时钟相位调整电路,其中:
该数据转换器是双数据率的数模转换器,其数据在第一和第二伪差分时钟信号的上升沿或下降沿被更新。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710082285.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:旋钮线控器及其控制方法和电器设备
- 下一篇:一种绣花机用定位工装