[发明专利]一种栅极驱动电路及其驱动方法、显示装置有效
申请号: | 201710054473.3 | 申请日: | 2017-01-22 |
公开(公告)号: | CN108346402B | 公开(公告)日: | 2019-12-24 |
发明(设计)人: | 金志河;韩承佑;商广良;郑皓亮;姚星;王志冲;韩明夫;袁丽君;林允植;吕敬;董学 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 11274 北京中博世达专利商标代理有限公司 | 代理人: | 申健 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位寄存器单元 栅极驱动电路 系统时钟信号 控制子单元 时钟信号端 显示装置 驱动组 子单元 缓冲 级联 像素分辨率 驱动 冲子 转换 | ||
1.一种栅极驱动电路,用于向栅线输出扫描信号,其特征在于,所述栅极驱动电路包括N个级联的移位寄存器单元;每依次级联的S个移位寄存器单元构成一个驱动组;其中,N>S>1,N,S为正整数;
每个移位寄存器单元包括控制子单元以及与所述控制子单元相连接的至少两个缓冲子单元,每个缓冲子单元的信号输出端连接一行所述栅线;
其中,同一个所述驱动组中的任意两个缓冲子单元的时钟信号端连接不同的系统时钟信号端;同一个所述移位寄存器单元中的控制子单元和缓冲子单元的时钟信号端连接不同的系统时钟信号端;
所述同一个移位寄存器单元中的控制子单元的时钟信号端和缓冲子单元的时钟信号端被配置为接收不同的时钟信号;
所述同一个所述驱动组中的任意两个缓冲子单元的时钟信号端被配置为接收不同的时钟信号;
或者,所述同一个移位寄存器单元中的至少两个缓冲子单元的时钟信号端被配置为接收相同的时钟信号,接收相同时钟信号的至少两个缓冲子单元的信号输出端被配置为同时输出栅极扫描信号,其中,向同一个所述驱动组中任意两个移位寄存器单元的缓冲子单元的时钟信号端接收的时钟信号不同。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述驱动组包括依次级联的第一移位寄存器单元、第二移位寄存器单元、第三移位寄存器单元;
所述第一移位寄存器单元、所述第二移位寄存器单元以及所述第三移位寄存器单元中的任意一个移位寄存器单元包括第一缓冲子单元、第二缓冲子单元、第三缓冲子单元以及第四缓冲子单元;
所述第一移位寄存器单元中的第一缓冲子单元、第二缓冲子单元、第三缓冲子单元、第四缓冲子单元的时钟信号端分别连接第一系统时钟信号端、第二系统时钟信号端、第三系统时钟信号端以及第四系统时钟信号端;
所述第二移位寄存器单元中的第一缓冲子单元、第二缓冲子单元、第三缓冲子单元、第四缓冲子单元的时钟信号端分别连接第五系统时钟信号端、第六系统时钟信号端、第七系统时钟信号端以及第八系统时钟信号端;
所述第三移位寄存器单元中的第一缓冲子单元、第二缓冲子单元、第三缓冲子单元、第四缓冲子单元的时钟信号端分别连接第九系统时钟信号端、第十系统时钟信号端、第十一系统时钟信号端以及第十二系统时钟信号端;
所述第一移位寄存器单元、所述第二移位寄存器单元以及所述第三移位寄存器单元中的任意一个移位寄存器单元中控制子单元包括两个时钟信号端,分别为第一时钟信号端和第二时钟信号端;
所述第一移位寄存器单元中控制子单元的第一时钟信号端和第二时钟信号端分别连接所述第八系统时钟信号端和第九系统时钟信号端;所述第二移位寄存器单元中控制子单元的第一时钟信号端和第二时钟信号端分别连接所述第十二系统时钟信号端和第一系统时钟信号端;所述第三移位寄存器单元中控制子单元的第一时钟信号端和第二时钟信号端分别连接所述第四系统时钟信号端和第五系统时钟信号端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710054473.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种提高DMD寿命的方法
- 下一篇:显示装置