[发明专利]加电复位电路和包括其的半导体存储器件有效
| 申请号: | 201710024050.7 | 申请日: | 2017-01-13 |
| 公开(公告)号: | CN107452414B | 公开(公告)日: | 2021-01-15 |
| 发明(设计)人: | 李炫哲;孙英准 | 申请(专利权)人: | 爱思开海力士有限公司 |
| 主分类号: | G11C5/14 | 分类号: | G11C5/14 |
| 代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 毋二省;李少丹 |
| 地址: | 韩国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 复位 电路 包括 半导体 存储 器件 | ||
1.一种加电复位电路,包括:
分压电路,适用于根据电阻比率而对外部电源电压分压以输出参考电压;
输出节点控制电路,适用于响应于所述参考电压而将输出节点的电势电平控制为外部电源电压电平或地电源电压电平;以及
缓冲器电路,适用于缓冲输出节点的电势电平以输出加电复位信号,
其中,上电时段中的电阻比率不同于掉电时段中的电阻比率。
2.根据权利要求1所述的加电复位电路,其中,分压电路响应于加电复位信号来调节电阻比率。
3.根据权利要求1所述的加电复位电路,其中,分压电路包括第一电阻器电路和第二电阻器电路。
4.根据权利要求3所述的加电复位电路,其中,第一电阻器电路的电阻值响应于加电复位信号而改变。
5.根据权利要求3所述的加电复位电路,其中,第一电阻器电路的电阻值响应于加电复位信号而减小。
6.根据权利要求3所述的加电复位电路,其中,第一电阻器电路包括:
多个电阻器,串联耦接在外部电源电压的端子与第一内部节点之间;以及
晶体管,耦接在所述多个电阻器间的节点中的任意一个节点与外部电源电压的端子之间,
其中,所述晶体管响应于加电复位信号而导通或关断。
7.根据权利要求1所述的加电复位电路,其中,当参考电压低于设置电压时,所述输出节点控制电路使输出节点的电势电平增大,以及当参考电压高于设置电压时,所述输出节点控制电路将输出节点的电势电平放电。
8.根据权利要求1所述的加电复位电路,其中,输出节点控制电路包括:
多个电阻器,串联耦接在外部电源电压的端子与输出节点之间;以及
晶体管,耦接在输出节点与地电源电压的端子之间,
其中,晶体管响应于参考电压而操作。
9.一种加电复位电路,包括:
内容可寻址存储电路,被配置为响应于加电复位信号而输出下信号;
分压电路,适用于根据电阻比率而对外部电源电压分压以输出参考电压,所述电阻比率响应于所述下信号而改变;
输出节点控制电路,适用于响应于所述参考电压而将输出节点的电势电平控制为外部电源电压电平或地电源电压电平;以及
缓冲器电路,适用于缓冲输出节点的电势电平以输出所述加电复位信号,
其中,内容可寻址存储电路根据多个存储单元之中的内容可寻址存储单元的编程态来控制下信号的逻辑电平。
10.根据权利要求9所述的加电复位电路,其中,在上电时段中输出的参考电压的电势电平不同于在掉电时段中的参考电压的电势电平。
11.根据权利要求9所述的加电复位电路,其中,分压电路包括第一电阻器电路和第二电阻器电路。
12.根据权利要求11所述的加电复位电路,其中,第一电阻器电路的电阻值响应于下信号而减小。
13.根据权利要求9所述的加电复位电路,其中,当参考电压低于设置电压时,所述输出节点控制电路使输出节点的电势电平增大,以及当参考电压高于设置电压时,所述输出节点控制电路将输出节点的电势电平放电。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710024050.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:临界采样滤波器组中的基于模型的预测
- 下一篇:一种耐用电力电缆





