[发明专利]移位寄存器单元、驱动方法、GOA电路和显示装置有效
申请号: | 201710003953.7 | 申请日: | 2017-01-04 |
公开(公告)号: | CN106486049B | 公开(公告)日: | 2017-10-31 |
发明(设计)人: | 李蒙;李全虎;何敏 | 申请(专利权)人: | 京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 北京银龙知识产权代理有限公司11243 | 代理人: | 许静,安利霞 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位寄存器 单元 驱动 方法 goa 电路 显示装置 | ||
1.一种移位寄存器单元,其特征在于,包括:
起始模块,分别与第一时钟信号输出端、起始信号输出端、上拉节点和上拉维持节点连接,用于当所述第一时钟信号输出端输出高电平时,控制所述起始信号输出端、所述上拉节点和所述上拉维持节点相互连接;
上拉节点电位维持模块,分别与所述上拉节点和所述上拉维持节点连接,用于在输出阶段当所述上拉节点的电位为高电平时控制所述上拉维持节点的电位为高电平,以避免所述上拉节点的电位由于漏电而降低;
存储模块,连接于所述上拉节点和进位信号输出端之间;
进位信号输出模块,分别与所述上拉节点、所述进位信号输出端、所述第一时钟信号输出端、第二时钟信号输出端和第一低电平输出端连接,用于当所述上拉节点的电位为高电平时控制所述进位信号输出端与所述第二时钟信号输出端连接,当所述第一时钟信号输出端输出高电平时控制所述进位信号输出端与所述第一低电平输出端连接;以及,
栅极驱动信号输出模块,分别与所述上拉节点、高电平输出端、栅极驱动信号输出端与第二低电平输出端连接,用于当所述上拉节点的电位为高电平时控制所述栅极驱动信号输出端与所述高电平输出端连接,当所述第一时钟信号输出端输出高电平时控制所述栅极驱动信号输出端与所述第二低电平输出端连接;
第一时钟信号和第二时钟信号反相。
2.如权利要求1所述的移位寄存器单元,其特征在于,第一低电平输出端输出的第一低电平小于第二低电平输出端输出的第二低电平。
3.如权利要求1或2所述的移位寄存器单元,其特征在于,所述起始模块包括:
第一晶体管,栅极与所述第一时钟信号输出端连接,第一极与起始信号输出端连接,第二极与所述上拉维持节点连接;以及,
第二晶体管,栅极与所述第一时钟信号输出端连接,第一极与所述上拉维持节点连接,第二极与所述上拉节点连接;
所述存储模块包括:存储电容,第一端与所述上拉节点连接,第二端与进位信号输出端连接。
4.如权利要求3所述的移位寄存器单元,其特征在于,所述上拉节点电位维持模块包括:
第三晶体管,栅极与所述上拉节点连接,第一极与所述上拉维持节点连接,第二极与所述第二时钟信号输出端连接。
5.如权利要求4所述的移位寄存器单元,其特征在于,所述进位信号输出模块包括:
第四晶体管,栅极与所述上拉节点连接,第一极与所述第二时钟信号输出端连接,第二极与所述进位信号输出端连接;以及,
第五晶体管,栅极与所述第一时钟信号输出端连接,第一极与所述进位信号输出端连接,第二极与所述第一低电平输出端连接;
所述第四晶体管的宽长比大于第五晶体管的宽长比。
6.如权利要求5所述的移位寄存器单元,其特征在于,所述进位信号输出模块包括:
第六晶体管,栅极与所述上拉节点连接,第一极与所述高电平输出端连接,第二极与所述栅极驱动信号输出端连接;以及,
第七晶体管,栅极与所述第一时钟信号输出端连接,第一极与所述栅极驱动信号输出端连接,第二极与所述第二低电平输出端连接;
所述第六晶体管的宽长比大于第七晶体管的宽长比。
7.如权利要求6所述的移位寄存器单元,其特征在于,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管和所述第七晶体管都为n型晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司,未经京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710003953.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:控制电路及显示装置
- 下一篇:数字模拟转换器与源极驱动电路